MC100LVEL39 3.3 V ECL÷·2/4 ÷·4/6時鐘發生芯片
數據:
數據表:3.3 V ECL 2 / 4,4 / 6時鐘發生芯片
MC100LVEL39是一款低偏斜2 / 4,4 / 6時鐘生成芯片,專為低偏移時鐘生成應用而設計。內部分頻器彼此同步,因此,公共輸出邊緣都精確對準。該器件可由差分或單端輸入信號驅動。此外,通過使用VBB輸出,正弦源可以交流耦合到器件中。
通用使能(ENbar)是同步的,因此內部分頻器僅在內部時鐘為0時啟用/禁用已經處于LOW狀態。這可以避免在使能異步控制時啟用/禁用器件時在內部時鐘上產生欠幅脈沖的可能性。內部欠幅脈沖可能導致內部分壓器級之間失去同步。內部使能觸發器在輸入時鐘的下降沿進行時鐘控制,因此,所有相關的規范限制都以時鐘輸入的下降沿為參考。
啟動時,內部觸發器將達到隨機狀態;因此,對于使用多個LVEL39的系統,必須斷言主復位(MR)輸入以確保同步。對于僅使用一個LVEL39的系統,不需要執行MR引腳,因為內部分頻器設計可確保單個器件的2/4和4/6輸出之間的同步。
V BB 引腳是內部產生的電源,僅適用于此器件。對于單端輸入條件,未使用的差分輸入連接到V BB 作為開關參考電壓。 V BB 也可以重新連接AC耦合輸入。使用時,通過0.01 F電容去耦V BB 和V CC ,并限制電流源或吸收至0.5 mA。不使用時,V BB 應保持打開狀態。
特性 |
|
|
|
|
|
- PECL模式工作范圍:V CC = 3.0 V至3.8 V
V EE = 0 V |
- NECL模式工作范圍:V CC = 0 V
V EE = -3.0 V至-3.8 V |
|
- 符合或超過JEDEC規范EIA / JESD78 IC閂鎖測試
|
- 易燃性等級:UL-94代碼V-0 @ 1/8“,
氧氣指數28 t o 34 |
|
|
電路圖、引腳圖和封裝圖