--- 產品詳情 ---
具有可選輸入的 HiRel、1:10 LVPECL 緩沖器
Function | Differential |
Additive RMS jitter (Typ) (fs) | 40 |
Output frequency (Max) (MHz) | 3500 |
Number of outputs | 10 |
Output supply voltage (V) | 2.5, 3.3 |
Core supply voltage (V) | 2.5, 3.3 |
Output skew (ps) | 50 |
Features | 1:10 fanout |
Operating temperature range (C) | -55 to 125 |
Rating | HiRel Enhanced Product |
Output type | LVPECL |
Input type | CML, LVDS, LVPECL, SSTL |
- 將一個差分時鐘輸入對 LVPECL 分配至 10 個差分 LVPECL
- 與低壓發射器耦合邏輯 (LVECL) 和 LVPECL 完全兼容
- 支持 2.375V 至 3.8V 的寬電源電壓范圍
- 通過 CLK_SEL 可選擇時鐘輸入
- 針對時分應用的低輸出偏斜(典型值 15ps)
- 額外抖動少于 1ps
- 傳播延遲少于 355ps
- 開輸入缺省狀態
- 低壓差分信令 (LVDS),電流模式邏輯 (CML),短截線串聯端接邏輯 (SSTL) 輸入兼容
- 針對單端計時的 VBB基準電壓輸出
- 采用 32 引腳薄型方形扁平 (LQFP) 封裝
- 頻率范圍介于 DC 至 3.5GHz 之間
- 與 MC100 系列 EP111,ES6111,LVEP111,PTN1111 引腳到引腳兼容
CDCLVP111 時鐘驅動器使用最小的時分偏斜將 LVPECL 輸入的一個差分時鐘對 (CLK0,CLK1) 分頻為差分 LVPECL 時鐘 (Q0,Q9) 輸出的十個對。 CDCLVP111 可接受兩個時鐘源進入同一個輸入復用器。 CDCLVP111 專門設計用于驅動器 50? 傳輸線路。 當一個輸出引腳不被使用時,建議將其保持在開狀態以減少功耗。 如果只使用差分對中的輸出引腳中的一個,那么其它輸出引腳必須被同樣地端接至 50?。
如果要求單端輸入運行,VBB基準電壓輸出被使用。 在這種情況下,VBB引腳應該被連接至CLK0并由一個 10nF 電容器旁通至接地 (GND)。
然而,要實現高達 3.5GHz 的高速性能,強烈建議使用差分模式。
CDCLVP111 額定工作溫度范圍是 -55°C至 125°C。
為你推薦
-
TI數字多路復用器和編碼器SN54HC1512022-12-23 15:12
-
TI數字多路復用器和編碼器SN54LS1532022-12-23 15:12
-
TI數字多路復用器和編碼器CD54HC1472022-12-23 15:12
-
TI數字多路復用器和編碼器CY74FCT2257T2022-12-23 15:12
-
TI數字多路復用器和編碼器SN74LVC257A2022-12-23 15:12
-
TI數字多路復用器和編碼器SN74LVC157A2022-12-23 15:12
-
TI數字多路復用器和編碼器SN74ALS258A2022-12-23 15:12
-
TI數字多路復用器和編碼器SN74ALS257A2022-12-23 15:12
-
TI數字多路復用器和編碼器SN74ALS157A2022-12-23 15:12
-
TI數字多路復用器和編碼器SN74AHCT1582022-12-23 15:12
-
電動汽車直流快充方案設計【含參考設計】2023-08-03 08:08
-
Buck電路的原理及器件選型指南2023-07-31 22:28
-
100W USB PD 3.0電源2023-07-31 22:27
-
基于STM32的300W無刷直流電機驅動方案2023-07-06 10:02
-
上新啦!開發板僅需9.9元!2023-06-21 17:43
-
參考設計 | 2KW AC/DC數字電源方案2023-06-21 17:43
-
千萬不能小瞧的PCB半孔板2023-06-21 17:34