摘要本文提出了一種基于FPGA的通用位同步器設(shè)計方案。方案中的同步器是采用改進(jìn)后的Gardner算法結(jié)構(gòu),其中,內(nèi)插濾波器采用系數(shù)實時計算的Farrow結(jié)構(gòu),定時誤差檢測采用獨(dú)立于載波相位偏差的GA-TED算法,內(nèi)部控制器和環(huán)路濾波器的參數(shù)可由外部控制器設(shè)置,因而可以適應(yīng)較寬速率范圍內(nèi)的基帶碼元。
2013-10-14 13:58:105135 本文介紹了集中式插入法幀同步系統(tǒng)的原理,分析了幀同步系統(tǒng)的工作流程。采用模塊化的設(shè)計思想,利用VHDL設(shè)計了同步參數(shù)可靈活配置的幀同步系統(tǒng),闡述了關(guān)鍵部件的設(shè)計方法,提出了一種基于FPGA的幀同步系統(tǒng)設(shè)計方案。
2013-11-11 13:36:014359 為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。用QuartusⅡ軟件在FPGA平臺上完成了數(shù)字核脈沖的幅度提取并生成能譜。
2013-11-21 10:57:261948 本文以標(biāo)準(zhǔn)的I2C 總線協(xié)議為基礎(chǔ),提出了一種基于FPGA的I2C SLAVE 模式總線的設(shè)計方案。方案主要介紹了SLAVE 模式的特點。給出了設(shè)計的原理框圖和modelsim 下的行為仿真時序
2014-02-26 11:39:1312337 跨時鐘域處理是FPGA設(shè)計中經(jīng)常遇到的問題,而如何處理好跨時鐘域間的數(shù)據(jù),可以說是每個FPGA初學(xué)者的必修課。如果是還是在校的學(xué)生,跨時鐘域處理也是面試中經(jīng)常常被問到的一個問題。 在本篇文章中,主要
2020-11-21 11:13:013278 引言:7系列FPGA具有多個時鐘路由資源,以支持各種時鐘方案和要求,包括高扇出、短傳播延遲和極低的偏移。
2022-07-22 09:46:39682 組合邏輯產(chǎn)生的時鐘可能有毛刺,會被錯誤地當(dāng)成有效時鐘邊沿,在設(shè)計中會導(dǎo)致功能錯誤。因此,不要使用組合邏輯的輸出作為時鐘。
2024-01-22 09:30:50168 FPGA典型設(shè)計方案精華匯總
2012-08-16 16:29:32
TS101和TS201鏈路口傳輸?shù)臄?shù)據(jù)形式是一樣的,都是時鐘雙沿觸發(fā)的DDR數(shù)據(jù),并且每次傳輸?shù)臄?shù)據(jù)個數(shù)都是4個長字(即128bit)的整數(shù)倍。鑒于以上兩種芯片鏈路口數(shù)據(jù)的共同點,所以采用FPGA與兩類芯片
2019-06-21 05:00:04
各位FPGA設(shè)計大賽參賽者注意了:小編這里幫大家解釋一下設(shè)計方案提交規(guī)則和活動時間安排
自4月23日比賽開始,參賽者報名之后即可提交設(shè)計方案。設(shè)計方案提交的截止日期是活動結(jié)束,暨設(shè)計方案評選的最后
2012-05-04 10:27:46
在設(shè)計中想用上AD9254作為ADC,在設(shè)計過程中發(fā)現(xiàn)datasheet內(nèi)部提供了多種時鐘設(shè)計方案,由于設(shè)計的限制,想要省去所有方案中均推薦使用的AD951x芯片,請問是否有曾經(jīng)使用過該款A(yù)D的同仁,使用直接從FPGA差分時鐘引腳引出的時鐘信號,是否能夠滿足設(shè)計的要求?
2018-11-02 09:14:32
都是經(jīng)典項目,建議下載學(xué)習(xí)STM32設(shè)計方案與示例分享 第一波stm32設(shè)計方案與示例分享第二波STM32計方案與示例分享 第三波STM32計方案與示例分享 第四波
2018-09-03 18:52:06
從ASIC到FPGA的轉(zhuǎn)換系統(tǒng)時鐘設(shè)計方案
2011-03-02 09:37:37
請教下 避障小車 的設(shè)計方案 有幾種選擇? 超聲波 避障 如何?有沒有其它設(shè)計方案
2012-08-31 11:54:02
一種基于FPGA的簡易頻譜分析儀設(shè)計方案,其優(yōu)點是成本低,性能指標(biāo)滿足教學(xué)實驗所要求的檢測信號范圍。
2021-04-30 06:43:21
分享一款不錯的采用FPGA的集群通信移動終端設(shè)計方案
2021-05-25 06:32:04
提出一種基于FPGA和USB的通用CCD采集系統(tǒng)設(shè)計方案。該系統(tǒng)在不改變硬件的情況下可以采集多種CCD,并上傳至PC機(jī),使用軟件處理采集到的數(shù)據(jù)。
2021-04-22 06:23:40
本文以星載測控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計方案。采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計和降級重構(gòu),實現(xiàn)了高實時、高可靠的系統(tǒng)。
2021-05-10 06:58:47
利用FPGA的無線通信收發(fā)模塊設(shè)計方案[hide][/hide]
2009-11-26 10:25:56
壓電馬達(dá)原理壓電馬達(dá)的驅(qū)動設(shè)計方案
2021-03-04 07:17:42
基于51單片機(jī)的時鐘-跑表設(shè)計方案(程序+仿真)
2018-11-29 12:07:49
本帖最后由 eehome 于 2013-1-5 10:11 編輯
基于FPGA及VHDL的LED點陣漢字滾動顯示設(shè)計方案
2012-08-19 23:20:48
上學(xué)時做的變頻器設(shè)計方案,利用simulink仿真,基于FPGA的變頻器設(shè)計方案。
2014-09-10 10:40:12
基于FPGA的數(shù)據(jù)無阻塞交換設(shè)計方案,不看肯定后悔
2021-04-29 06:48:07
1 引言 在學(xué)習(xí)《電子線路》、《信號處理》等電子類課程時,高校學(xué)生只是從理論上理解真正的信號特征。不能真正了解或觀察測試某些信號。而幅頻特性和相頻特性是信號最基本的特征.這里提出了基于單片機(jī)和FPGA的頻率特性測試儀的設(shè)計方案,可使學(xué)生在實踐中真正觀察和測試信號的頻率特性。
2019-07-22 08:19:34
多種EDA工具的FPGA設(shè)計方案
2012-08-17 10:36:17
多種負(fù)電源軌的設(shè)計方案
2021-03-11 07:04:30
如何用FPGA實現(xiàn)DVB碼流分析功能的嵌入式設(shè)計方案?
2021-04-28 06:19:10
“玩轉(zhuǎn)FPGA:iPad2,賽靈思開發(fā)板等你拿”活動持續(xù)火爆進(jìn)行中……………………活動得到了廣大電子工程師積極強(qiáng)烈的支持,為了回報電子工程師和網(wǎng)站會員,現(xiàn)在只需提交fpga設(shè)計方案,就有機(jī)會獲得賽靈
2012-07-06 17:24:41
提高FPGA的時鐘精度的方案有哪些,哪位大神告訴一下
2015-10-13 08:22:31
數(shù)字電子鐘設(shè)計方案數(shù)字鐘是一種用數(shù)字電路技術(shù)實現(xiàn)時、分、秒計時的裝置,與機(jī)械式時鐘相比具有更高的準(zhǔn)確性和直觀性,且無機(jī)械裝置,具有更更長的使用壽命,因此得到了廣泛的使用。數(shù)字鐘從原理上講是一種典型
2009-12-17 11:31:30
本文的創(chuàng)新點是提出了一種基于FPGA的高速數(shù)據(jù)中繼器設(shè)計方案,并綜合分析了ASIC和NP等方法設(shè)計的高速網(wǎng)絡(luò)中繼器設(shè)計方法,在設(shè)計的功能和靈活性兩方面做了很好的權(quán)衡。
2021-04-29 06:45:51
PCI總線特點及開發(fā)現(xiàn)狀PCI接口配置空間的實現(xiàn)求一款在PCI總線上利用FPGA技術(shù)設(shè)計PCI總線接口的設(shè)計方案
2021-04-15 06:17:20
討論了一種基于FPGA的64點FFT處理器的設(shè)計方案,輸入數(shù)據(jù)的實部和虛部均以16位二進(jìn)制數(shù)表示,采用基2DIT-FFT算法,以Altera公司的QuartusⅡ軟件為開發(fā)平臺對處理器各個的模塊進(jìn)行設(shè)計,在Stratix系列中的EP1S25型FPGA通過了綜合和仿真,運(yùn)算結(jié)果正確。
2021-04-29 06:25:54
求一種基于FPGA的HDLC協(xié)議控制器設(shè)計方案
2021-04-30 06:53:06
求一種基于FPGA的永磁同步電機(jī)控制器的設(shè)計方案。
2021-05-08 07:02:07
一種基于FPGA技術(shù)的多按鍵狀態(tài)識別系統(tǒng)的設(shè)計方案
2021-05-06 08:44:59
求一種基于FPGA芯片的嵌入式PLC處理器的設(shè)計方案。
2021-05-06 08:24:19
求一種基于FPGA的鎖相環(huán)位同步提取電路的設(shè)計方案。
2021-04-29 06:52:21
本文主要提出一種集中式插入法幀同步的FPGA的設(shè)計方案。
2021-06-02 06:07:10
用單片機(jī)實現(xiàn)電子時鐘設(shè)計方案時鐘電路在計算機(jī)系統(tǒng)中起著非常重要的作用,是保證系統(tǒng)正常工作的基礎(chǔ)。在一個單片機(jī)應(yīng)用系統(tǒng)中,時鐘有兩方面的含義:一是指為保障系統(tǒng)正常工作的基準(zhǔn)振蕩定時信號,主要由晶振
2009-12-17 11:20:48
針對單片機(jī)的時鐘頻率電路有哪幾種設(shè)計方案?分別有何優(yōu)缺點?
2022-02-22 06:20:34
介紹了一種基于FPGA 的LED 大屏設(shè)計方案,采用自頂向下的設(shè)計思想,設(shè)計了基于FPGA 的雙口RAM 和掃描控制電路,解決了傳統(tǒng)LED 大屏設(shè)計中,控制系統(tǒng)復(fù)雜﹑可靠性差的問題。關(guān)鍵
2009-06-15 09:34:1426 在介紹了GPS 同步時鐘基本原理和FPGA 特點的基礎(chǔ)上,提出了一種基于FPGA 的GPS同步時鐘裝置的設(shè)計方案,實現(xiàn)了高精度同步時間信號和同步脈沖的輸出,以及GPS 失步后秒脈沖的平
2009-07-30 11:51:4540 一種FPGA時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案:摘 要:本文闡述了用于FPGA 的可優(yōu)化時鐘分配網(wǎng)絡(luò)功耗與面積的時鐘布線結(jié)構(gòu)模型。并在時鐘分配網(wǎng)絡(luò)中引入數(shù)字延遲鎖相環(huán)減少時鐘偏差,探
2009-08-08 09:07:2225 DLL在FPGA時鐘設(shè)計中的應(yīng)用:在ISE集成開發(fā)環(huán)境中,用硬件描述語言對FPGA 的內(nèi)部資源DLL等直接例化,實現(xiàn)其消除時鐘的相位偏差、倍頻和分頻的功能。時鐘電路是FPGA開發(fā)板設(shè)計中的
2009-11-01 15:10:3033 采用FPGA的嵌入式系統(tǒng)設(shè)計方案
可編程片上系統(tǒng)設(shè)計是一個嶄新的、富有生機(jī)的嵌入式系統(tǒng)設(shè)計技術(shù)研究方向。本文在闡述可編程邏輯器件特點及其發(fā)展趨勢的
2010-03-22 11:21:4916 本文闡述了用于FPGA的可優(yōu)化時鐘分配網(wǎng)絡(luò)功耗與面積的時鐘布線結(jié)構(gòu)模型。并在時鐘分配網(wǎng)絡(luò)中引入數(shù)字延遲鎖相環(huán)減少時鐘偏差,探討了FPGA時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案。
2010-08-06 16:08:4512 提出了一種基于FPGA的時鐘跟蹤環(huán)路的設(shè)計方案,該方案簡化了時鐘跟蹤環(huán)路的結(jié)構(gòu),降低了時鐘調(diào)整電路的復(fù)雜度。實際電路測試結(jié)果表明,該方案能夠使接收機(jī)時鐘快速準(zhǔn)確地跟蹤發(fā)
2010-11-19 14:46:5431 基于FPGA的無線通信收發(fā)模塊設(shè)計方案
1 前言
近年來,隨著半導(dǎo)體工藝技術(shù)和設(shè)計方法的迅速發(fā)展,系統(tǒng)級芯片SOC的設(shè)計得以高速發(fā)展,
2009-12-10 10:11:071707 基于FPGA的視頻傳輸流發(fā)送系統(tǒng)設(shè)計方案
1 引言
在目前的廣播電視系統(tǒng)中ASI接口是使用非常廣泛的一種接口形式,該接口隨同SPI一起被歐
2009-12-14 09:39:331245 基于ADC和FPGA脈沖信號測量的設(shè)計方案
0引言
測頻和測脈寬現(xiàn)在有多種方法。通常基于MCU的信號參數(shù)測量,由于其MCU工作頻率很低,所以能夠達(dá)到的精度也
2009-12-21 09:13:231501 基于FPGA的高速定點FFT算法的設(shè)計方案
引 言 快速傅里葉變換(FFT)作為計算和分析工具,在眾多學(xué)科領(lǐng)域(如信號處理、圖像處理、生物信息學(xué)、計算物理
2010-02-09 10:47:50992 采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計方案
眾所周知眼晴是“心靈之窗”,而對于突然失去或從未擁有過“心靈之窗”的盲人來說,生活上的困難與心理上
2010-03-22 09:40:28869 基于Spartan-6的FPGA SP601開發(fā)設(shè)計方案
Spartan-6是Xilinx公司的FPGA批量應(yīng)用有最低成本的FPGA,采用45nm低功耗銅工藝,在成本,性能和功耗上有最好的平衡.該系
2010-04-02 14:25:282268 采用VC++程序的FPGA重配置設(shè)計方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點,通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù)
2010-04-14 15:14:57580 多種EDA工具的FPGA設(shè)計方案
概述:介紹了利用多種EDA工具進(jìn)行FPGA設(shè)計的實現(xiàn)原理及方法,其中包括設(shè)計輸入、綜合、功能仿真、實現(xiàn)、時序仿真、配
2010-05-25 17:56:59670 在FPGA設(shè)計中,為了成功地操作,可靠的時鐘是非常關(guān)鍵的。設(shè)計不良的時鐘在極限的溫度、電壓下將導(dǎo)致錯誤的行為。在設(shè)計PLD/FPGA時通常采用如下四種類型時鐘:全局時鐘、門控時鐘
2011-09-21 18:38:583472 SERDES在數(shù)字系統(tǒng)中高效時鐘設(shè)計方案,無論是在一個FPGA、SoC還是ASSP中,為任何基于SERDES的協(xié)議選擇一個參考時鐘源都是非常具有挑戰(zhàn)性的。
2012-02-16 11:23:435384 DLL在_FPGA時鐘設(shè)計中的應(yīng)用,主要說明DLL的原理,在Xilinx FPGA中是怎么實現(xiàn)的。
2015-10-28 14:25:421 耳溫槍設(shè)計方案設(shè)計耳溫槍設(shè)計方案設(shè)計耳溫槍設(shè)計方案設(shè)計
2015-11-13 15:58:160 基于FPGA技術(shù)的RS232接口時序電路設(shè)計方案
2017-01-26 11:36:5529 基于FPGA的OLED真彩色顯示設(shè)計方案
2017-01-18 20:35:0925 數(shù)字電路設(shè)計方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:1315 如何正確使用FPGA的時鐘資源
2017-01-18 20:39:1322 介紹了精密時鐘同步協(xié)議(PTP)的原理。本文精簡了該協(xié)議,設(shè)計并實現(xiàn)了一種低成本、高精度的時鐘同步系統(tǒng)方案。該方案中,本地時鐘單元、時鐘協(xié)議模塊、發(fā)送緩沖、接收緩沖以及系統(tǒng)打時標(biāo)等功能都在FPGA
2017-11-17 15:57:186196 基于FPGA三相正弦波pwm控制器的設(shè)計方案
2018-04-08 17:33:3930 基于FPGA的調(diào)焦電路設(shè)計方案資料下載
2018-05-07 15:53:089 時鐘是FPGA設(shè)計中最重要的信號,FPGA系統(tǒng)內(nèi)大部分器件的動作都是在時鐘的上升沿或者下降沿進(jìn)行。
2019-09-20 15:10:185065 引言:從本文開始,我們陸續(xù)介紹Xilinx 7系列FPGA的時鐘資源架構(gòu),熟練掌握時鐘資源對于FPGA硬件設(shè)計工程師及軟件設(shè)計工程師都非常重要。本章概述7系列FPGA時鐘,比較了7系列FPGA時鐘
2021-03-22 10:25:274326 對于一個設(shè)計項目來說,全局時鐘(或同步時鐘)是最簡單和最可預(yù)測的時鐘。只要可能就應(yīng)盡量在設(shè)計項目中采用全局時鐘。FPGA都具有專門的全局時鐘引腳,它直接連到器件中的每一個寄存器。這種全局時鐘提供器件中最短的時鐘到輸出的延時。
2021-04-24 09:39:075827 基于FPGA的二進(jìn)制相移鍵控設(shè)計方案
2021-05-28 09:36:5011 基于FPGA的嵌入式信號處理系統(tǒng)設(shè)計方案
2021-06-02 11:04:330 基于FPGA的嵌入式信號處理系統(tǒng)設(shè)計方案
2021-06-02 11:04:330 基于CPLD/FPGA的半整數(shù)分頻器設(shè)計方案
2021-06-17 09:37:0221 時鐘設(shè)計方案在復(fù)雜的FPGA設(shè)計中,設(shè)計時鐘方案是一項具有挑戰(zhàn)性的任務(wù)。設(shè)計者需要很好地掌握目標(biāo)器件所能提供的時鐘資源及它們的限制,需要了解不同設(shè)計技術(shù)之間的權(quán)衡,并且需要很好地掌握一系列設(shè)計實踐
2021-06-17 16:34:511528 基于FPGA的偽隨機(jī)數(shù)發(fā)生器設(shè)計方案
2021-06-28 14:36:494 基于STM32單片機(jī)的時鐘樹設(shè)計方案
2021-08-04 16:37:0638 (29)FPGA原語設(shè)計(差分時鐘轉(zhuǎn)單端時鐘)1.1 目錄1)目錄2)FPGA簡介3)Verilog HDL簡介4)FPGA原語設(shè)計(差分時鐘轉(zhuǎn)單端時鐘)5)結(jié)語1.2 FPGA簡介FPGA
2021-12-29 19:41:385 (30)FPGA原語設(shè)計(單端時鐘轉(zhuǎn)差分時鐘)1.1 目錄1)目錄2)FPGA簡介3)Verilog HDL簡介4)FPGA原語設(shè)計(單端時鐘轉(zhuǎn)差分時鐘)5)結(jié)語1.2 FPGA簡介FPGA
2021-12-29 19:41:4810 本方案是一個基于FPGA的二進(jìn)制時鐘,使用GPS作為時間參考。
2022-05-13 17:41:311786 ?xilinx 的 FPGA 時鐘結(jié)構(gòu),7 系列 FPGA 的時鐘結(jié)構(gòu)和前面幾個系列的時鐘結(jié)構(gòu)有了很大的區(qū)別,7系列的時鐘結(jié)構(gòu)如下圖所示。
2022-07-03 17:13:482592 ASIC 和FPGA芯片的內(nèi)核之間最大的不同莫過于時鐘結(jié)構(gòu)。ASIC設(shè)計需要采用諸如時鐘樹綜合、時鐘延遲匹配等方式對整個時鐘結(jié)構(gòu)進(jìn)行處理,但是 FPGA設(shè)計則完全不必。
2022-11-23 16:50:49686 本文詳細(xì)描述了FPGA實現(xiàn)圖像去霧的實現(xiàn)設(shè)計方案,采用暗通道先驗算法實現(xiàn),并利用verilog并行執(zhí)行的特點對算法進(jìn)行了加速;
2023-06-05 17:01:45862 電子發(fā)燒友網(wǎng)站提供《基于FPGA的PCI硬件加解密卡的設(shè)計方案.pdf》資料免費(fèi)下載
2023-10-18 11:18:030 電子發(fā)燒友網(wǎng)站提供《基于CPLD/FPGA的多串口擴(kuò)展設(shè)計方案.pdf》資料免費(fèi)下載
2023-10-27 09:45:172
評論
查看更多