色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

電子發燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>可編程邏輯>利用ADS5500的FPGA1024點的數字脈沖壓縮系統設計

利用ADS5500的FPGA1024點的數字脈沖壓縮系統設計

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

基于FPGA的雷達脈沖壓縮系統設計

脈沖壓縮技術是指對雷達發射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。脈沖壓縮有效地解
2011-09-30 15:09:561068

基于FPGA數字脈沖分析器硬件設計方案

為了研究數字化γ能譜儀,本文提出一種基于FPGA數字脈沖分析器硬件設計方案,該方案采用現場可編程邏輯部件(FPGA),完成數字多道脈沖幅度分析儀的硬件設計。用QuartusⅡ軟件在FPGA平臺上完成了數字脈沖的幅度提取并生成能譜。
2013-11-21 10:57:261948

FPGA數字脈沖分析器硬件電路

基于FPGA數字脈沖分析器硬件設計方案,該方案采用現場可編程邏輯部件(FPGA),完成數字多道脈沖幅度分析儀的硬件設計。
2015-02-03 09:55:051870

ADS5500

ADS5500 - 12-Bit, 105MSPS Analog-toDigital Converter - Burr-Brown Corporation
2022-11-04 17:22:44

ADS5500

14-Bit, 125MSPS Analog-to-Digital Converter datasheet (Rev. F)
2022-11-04 17:22:44

ADS5500-EP

ADS5500-EP datasheet (Rev. C)
2022-11-04 17:22:44

ADS5500EVM

EVALUATION MODULE FOR ADS5500
2023-03-30 11:47:22

ADS5500MPAPREP原廠現貨TI 1000個

ADS54T04IZAYR原廠現貨TI 1000個ADS58H40IZCRR原廠現貨TI 10000個ADS58H43IZCR原廠現貨TI 8985個ADS5500MPAPREP原廠現貨TI 1000個
2021-10-26 10:03:05

ADS5500使用出現錯誤輸出

我們通過差分運放給ADC(ADS5500)輸入了一個0~20mV的三角波信號,然后用邏輯分析儀輸出的數據,發現在峰值部分有一個上抬,分析后發現是由于D7的錯誤輸出導致,如果將輸入信號加大,D8位也
2019-05-28 13:02:58

ADS5500模數轉換器ADC14位125MSPS相關資料分享

概述:采用64引腳TQFP PowerPAD封裝,100MHz時ADS5500的信噪比(SNR)為70dB,無失真動態范圍(SFDR)為82dB。它廣泛應用于通訊基站基礎設備、視頻和影像系統、通訊
2021-05-18 07:40:52

FPGA實現滑動平均濾波算法和LZW壓縮算法

【作者】:陳世海;裴東興;張琦;【來源】:《電子設計工程》2010年02期【摘要】:針對數據采集系統高速長時間的采樣和后端數據傳輸及存儲能力有限的問題,提出基于FPGA的數據壓縮解決方案。同時為平滑
2010-04-24 09:05:21

FPGA脈沖如何根據指定數值輸出?

分析了抖動偏頻激光陀螺信號的解調原理,提出了一種利用數字信號處理技術并采用FPGA實現的抖動解調方法;通過對激光陀螺脈沖計數值高速采樣并采用數字濾波器濾波處理,可以有效消除抖動引起的信號噪聲,得到
2018-08-30 09:21:12

利用FPGA怎么實現數字信號處理?

DSP技術廣泛應用于各個領域,但傳統的數字信號處理器由于以順序方式工作使得數據處理速度較低,且在功能重構及應用目標的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實現數字信號處理系統,具有很強的實時性和靈活性,因此利用FPGA實現數字信號處理成為數字信號處理領域的一種新的趨勢。
2019-10-17 08:12:27

Chirp脈沖波形的性能參數對脈沖頻譜的影響介紹

方波脈沖、高斯脈沖、Hermite脈沖和正交橢球波函數等。隨著聲表面波器件(SAW)的發展,可由低成本、低功耗、低復雜度的聲表面波濾波器利用脈沖壓縮技術產生和檢測線性調頻信號(Chirp)。由于
2019-06-14 07:24:09

DLP5500是一種可鎖定的、電輸入/光輸出的半導體器件

和醫療成像?醫療器械?數字曝光系統說明DLP5500數字微鏡器件(DMD)是一種數字控制的MOEMS(微光機電系統)空間光調制器(SLM)。當耦合到適當的光學系統時,DLP5500可用于調制入射(照明
2020-09-11 17:13:36

【TL6748 DSP申請】數字信號處理之LFM脈沖壓縮及動目標檢測

學習一下該開發板其他例程,提升一下自己,順便也希望可以給他人提供些有用的參考例程。項目描述:1:完成線性調頻信號LFM的數字下變頻DDC(包括正交變換、FIR低通濾波及抽取);2:LFM信號的脈沖壓縮
2015-09-10 11:18:53

關于數字下變頻和數字脈沖壓縮的問題

小弟最近在做一個數字下變頻和脈沖壓縮的仿真,現在一頭緒都沒有,有沒有大神指教一下方向的。希望大神不吝賜教,或者是有源代碼能分享一下,跪謝了。
2017-03-11 10:50:24

基于FPGAADS7864高速芯片的數字鎖相倍頻電路設計

數字鎖相倍頻模塊每輸出一個有效的采樣觸發信號CLK,ADC控制器就完成一次6通道的采樣操作,然后停止等待下一個觸發脈沖的到來。時鐘管理模塊的作用是利用最小系統板上的50MHz晶振輸入,經過編程進行
2021-07-01 08:30:00

基于FPGA和W5500的以太網傳輸系統實現

2 W5500的內部功能方框圖2.3 系統程序設計本設計中FPGA選用Xilinx公司的Spartan6系列的XC6SLX150-2FG484C芯片。這款高性能核心板,具有高速,高帶寬,高容量等特點
2018-08-07 10:10:25

基于FPGA數字脈沖壓縮系統實現

轉換器選用TI公司的ADS5500,具有14 b的分辨率和125 MSPS的最高采樣率,用來對輸入LFM信號進行60 MHz的高速采樣。  數字脈沖壓縮模塊在FPGA中實現,FPGA選用Xilinx
2018-11-09 15:53:22

基于FPGA數字脈沖壓縮技術

基于FPGA數字脈沖壓縮技術1.數字脈沖壓縮實現原理2.電路設計2.1APEX2OKE系列FPGA 簡介2.2 基于FPGA 的算法研究及實現 2.3 脈沖壓縮FPGA 上的實現
2011-03-02 09:41:50

基于FPGA的QPSK信號源該怎么設計?

調相脈沖信號可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號,在現代雷達及通信系統中獲得了廣泛應用。隨著近年來軟件無線電技術和電子技術的發展,DDS(直接數字頻率合成)用于實現信號產生的應用越來越廣。
2019-09-30 07:22:22

基于FPGA的雷達脈沖壓縮系統設計

基于FPGA的雷達脈沖壓縮系統設計參見附件:
2011-03-02 09:39:11

基于FPGA的雷達脈沖壓縮系統該怎么設計?

脈沖壓縮技術是指對雷達發射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。
2019-10-08 11:16:45

基于FPGA的雷達測距系統研究[回映分享]

芯片具有高位、快速等特點,且操作簡單。利用FPGA實現對數據的FFT轉換,最終計算得出所測移動或靜止物體與測量間距離。 作為一個實時測距系統,單片機運算速度較慢,不能充分應用其優點,采用FPGA能滿足
2021-12-27 17:08:50

基于FPGA的雷達線性調頻信號實現

王玲,邱軍海,王世橋(煙臺工程職業技術學院山東煙臺264006)線性調頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調頻信號作為雷達系統中一種常用的脈沖壓縮信號,已經
2019-07-08 07:38:45

基于FPGA的高速數字下變頻系統該怎么設計?

基于FPGA設計了一高速數字下變頻系統,在設計中利用并行NCO和多相濾波相結合的方法有效的降低了數據的速率,以適合數字信號處理器件的工作頻率。
2019-09-26 07:06:35

基于FPGA設計的數字時鐘

視頻過大,打包成8個壓縮包基于FPGA設計的數字時鐘.part01.rar (20 MB )基于FPGA設計的數字時鐘.part02.rar (20 MB )基于FPGA設計的數字時鐘
2019-05-14 06:35:34

基于光子晶體光纖的光脈沖壓縮研究

脈沖壓縮是近年來光子晶體光纖中一個新的應用領域,在光通信系統中,利用具有高非線性系數和較大負色散值的光子晶體光纖進行脈沖壓縮,將降低傳輸時間,提高傳輸速率。本文從非線性薛定諤方程組入手,深入探討
2010-05-28 13:38:25

基于采用FPGA控制MV-D1024E系列相機的圖像采集系統設計

間提供簡單、靈活的通信接口。  通常情況下,圖像采集系統以CCD或CMOS等數字式相機為基礎,還需要采集卡來完成數據采集,常見的采集卡有基于DSP實現的和基于FPGA實現的,MV-D1024E系列相機
2019-07-02 08:11:34

如何利用FPGA實現級聯信號處理器?

傅里葉變換、脈沖壓縮、線性預測編碼語音處理、高速定點矩陣乘法等,有較好的應用前景和發展空間。那有誰知道該如何利用FPGA實現級聯信號處理器嗎?
2019-07-30 07:22:48

如何利用FPGA的設計微型數字存儲系統

針對航天測試系統的應用需求,利用FPGA的設計微型數字存儲系統勢在必行,那我們具體該怎么做呢?
2019-08-01 08:14:33

如何實現數字脈沖壓縮系統

脈沖壓縮體制在現代雷達中被廣泛采用,通過發射寬脈沖來提高發射的平均功率,保證足夠的作用距離;接收時則采用相應的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距離和距離分辨力之間的矛盾問題。
2019-11-08 08:08:55

如何采用FPGA和CMOS數字傳感器實現圖像數據傳輸的圖像監測系統

本文提出一種采用FPGA和CMOS數字傳感器實現前端數據采集、利用單片機進行圖像鑒別和壓縮、通過以太網控制器實現圖像數據傳輸的圖像監測系統。該系統不僅實現了圖像信號數據采集,而且數據傳輸速度和穩定性高;不僅靈活性好、成本低,而且具有網絡化、智能化等優點。
2021-05-26 06:58:29

怎么利用FPGA實現數字電壓表的設計

怎么利用FPGA實現數字電壓表的設計?
2021-05-06 10:19:03

怎么設計基于XQ2V1000FPGA數字脈沖壓縮系統

脈沖壓縮體制在現代雷達中被廣泛采用,通過發射寬脈沖來提高發射的平均功率,保證足夠的作用距離;接收時則采用相應的脈沖壓縮算法獲得脈寬較窄的脈沖,以提高距離分辨力,從而能夠很好地解決作用距離和距離分辨力
2019-08-26 07:10:09

怎么采用FPGA設計雷達脈沖壓縮系統

如何有效解決雷達作用距離與距離分辨率之間的矛盾?基于FPGA的雷達脈沖壓縮系統設計
2021-04-08 06:02:27

放電等離子體極紫外光源中的主脈沖電源

脈沖壓縮網絡,給出了關鍵參數的設計計算,并且介紹了新穎的末級磁脈沖壓縮放電結構。實驗結果顯示:各級磁脈沖壓縮效果達到設計指標,電源輸出電壓峰達30 kV,輸出電流峰值大于40 kA,電流脈沖寬度200
2010-04-22 11:41:29

萌新求助關于ADS5500的知識

ADS5500的內部結構框圖和工作信號時序ADS5500設計需要考慮什么因素?ADS5500的應用
2021-04-21 06:47:20

討論如何利用FPGA設計圖像數據采集傳輸系統

綜合考慮到圖像采集系統所要求的實時性,可靠性,以及FPGA數字電路的設計中的優勢,為此本文討論如何利用FPGA設計基于LVDS的圖像數據采集傳輸系統
2021-04-08 06:48:28

請問LFM信號實時脈沖壓縮是如何實現的?

脈沖壓縮系統工業原理是什么?LFM信號實時脈沖壓縮是如何實現的?TMS320C64x處理器的特點有哪些?
2021-04-19 11:50:02

高功率微波脈沖壓縮的能量倍增器

【作者】:張鵬;和天慧;沈旭明;【來源】:《信息與電子工程》2010年01期【摘要】:為了實現高功率微波初級波源的小型化,獲得更高功率的輸出微波脈沖,研制了用于高功率微波脈沖壓縮的能量倍增器。利用
2010-04-22 11:48:46

14位125Msps模數轉換器ADS5500及其應用

14位125Msps模數轉換器ADS5500及其應用。摘要:ADS5500是美國德州儀器公司(TI)生產的一款高采樣率、高精度、易使用的14位模數轉換器。簡易的并行數字輸出數據接口可方便地與數字信號處理器(DSPs)連接。
2009-09-30 20:27:437

ADS5500中文資料,pdf (14位125Msps模數轉

ADS5500是德克薩斯儀器公司(Texas Instruments)開發的一款14位分辨率、125MSPS采樣速率的高性能模數轉換器,芯片為64引腳TQFP PowerPAD封裝。為實現更高的系統集成度,其內部還包括有寬
2009-09-30 20:28:4566

基于最大輸出信噪比準則的自適應脈沖壓縮

傳統的匹配濾波只能將距離旁瓣壓縮到一定的程度,因此可能出現強目標的旁瓣掩蓋弱目標的情況。針對上述問題,該文提出了基于迭代思想和最大輸出信噪比準則的自適應脈沖壓
2009-11-20 16:01:3310

高速數據壓縮與緩存的FPGA實現

本文設計了一種以 FPGA 為數據壓縮和數據緩存單元的高速數據采集系統,其主要特點是對高速采集的數據進行實時壓縮,再將壓縮后的數據進行緩沖存儲。該設計利用數據比較模
2009-11-30 15:32:3620

BOA單棱鏡飛秒超短脈沖壓縮

BOA單棱鏡飛秒超短脈沖壓縮器      當超短脈沖激光透過材料傳輸時(即使是簡單的玻璃),由于群延遲色散(GDD)它們會在時間上展寬。紅光的傳播速度比藍光的傳播速度
2023-05-24 11:04:06

脈沖壓縮透射光柵高功率光束組合光譜衍射光柵

脈沖壓縮透射光柵高功率光束組合光譜衍射光柵      脈沖壓縮透射光柵高功率光束組合光譜衍射光柵采用獨特的圖案化方法、DUV投影光刻和離子蝕刻,為透射衍射光柵提供了許多
2023-05-24 13:50:09

Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵

Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵    Lightsmyth光通信1550nm脈沖壓縮透射衍射光柵用于將入射光成角度地分散到光譜中。光通信透射衍射光柵
2023-05-24 13:55:56

一種有效的MIMO雷達自適應脈沖壓縮方法

發射信號的分離是MIMO 雷達的一個重要環節,該文基于最小均方誤差準則,提出了一種有效的MIMO雷達自適應脈沖壓縮方法,從每個接收陣元接收到的信號中分別自適應地估計每個距
2010-02-09 13:37:3815

放電等離子體極紫外光源中的主脈沖電源

描述了Z箍縮放電等離子體極紫外光源系統中的主脈沖電源,給出了主電路拓撲結構,重點介紹了三級磁脈沖壓縮網絡,給出了關鍵參數的設計計算,并且介紹了新穎的末級磁脈沖
2010-03-05 14:13:3827

雙級受激布里淵散射壓縮獲得高質量窄脈沖波形

針對受激布里淵散射(SBS)脈沖壓縮系統中經常出現的波形調制現象,提出一種抑制調制、改善窄脈沖波形質量的新方法——雙級SBS脈沖壓縮結構。此方法以“兩次壓縮,子峰能量
2010-03-05 15:20:0819

基于ADS軟件的脈沖電路設計

摘 要:基于電容微分結構設計脈沖產生電路。利用ADS軟件對電路進行仿真和優化,脈沖寬度為1.5ns。對電路進行調試得到的結果與仿真結果基本一致。關鍵詞:微分電路;脈
2010-04-13 22:26:3842

ADS5500,PDF (14-Bit, 125MSPS A

The ADS5500 is a high-performance, 14-bit, 125 Msps analog-to-digital converter (ADC). To provide
2010-06-04 11:23:1225

TSW1000: ADS5500 and CDC7005

Processing™ solutions by coupling the CDC7005 low-jitter clock   synchronizer chip with the industry leading 14-bit ADS5500 ADC dev
2010-06-04 11:38:0417

數字錄像壓縮技術在安全監控系統的應用

本應用筆記介紹了當前視頻監控系統所采用的不同壓縮技術以及一些視頻壓縮標準的優勢,討論了利用傳統CCTV和IP攝像機輸入實現數字錄像的基本原理,即采用H.264視頻壓縮標準能夠
2010-07-30 11:27:5920

基于FPGA脈沖壓縮仿真與實現

   為解決雷達探測能力與距離分辨力之間的問題,在線性調頻信號脈沖壓縮的原理的基礎上,利用MATLAB軟件對數字脈沖壓縮算法進行仿真,給出一種基于FPGA分布式算法的
2010-12-24 16:10:5937

14位125Msps模數轉換器ADS5500及其應用

摘 要:本文介紹了ADS5500的性能特點和設計考慮,并對其在視頻信號處理方面的應用作了簡要說明。
2006-03-11 13:18:271034

FPGA的多路可控脈沖延遲系統設計

FPGA的多路可控脈沖延遲系統設計 采用數字方法和模擬方法設計了一種最大分辨率為0.15 ns級的多路脈沖延遲系統,可以實現對連續脈沖信號的高分辨
2009-03-29 15:09:482234

基于FPGA雷達成像方位脈沖壓縮系統的設計

基于FPGA雷達成像方位脈沖壓縮系統的設計  合成孔徑雷達成像算法中較為成熟和應用廣泛的算法主要有距離-多普勒(R-D)算法和線性調頻變標(CS)算法。R-D算法復雜度相
2009-12-02 11:44:101168

基于TMS320C6701浮點DSP芯片來實現線性調頻信號的

   本文以TI公司的高性能的TMS320C6701浮點DSP芯片作為實現數字脈沖壓縮的核心器件,實現了線性調頻信號的頻域數字脈沖壓縮。   1 數字脈沖壓縮原理   數
2010-07-02 09:47:372878

基于FPGA的雷達數字脈沖壓縮技術

脈沖壓縮技術是指對雷達發射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。脈沖壓縮有效
2010-07-19 09:37:011064

基于FPGA數字脈沖壓縮系統實現

  O 引言   脈沖壓縮體制在現代雷達中被廣泛采用,通過發射寬脈沖來提高發射的平均功率,保證足夠的
2010-10-08 11:33:442184

基于FPGA IP核的線性調頻信號脈沖壓縮

本文主要介紹了一種利用FPGA IP核設計線性調頻信號脈沖壓縮的方法,通過各種仿真與實際測試表明脈沖壓縮結果正確。這種基于IP核的模塊化設計方法非常靈活,參數的設置和修改方便
2011-06-29 10:40:207309

基于雙FPGA+ARM架構的圖像壓縮系統

本設計開發出了一套基于雙FPGA+ARM架構的高速計算機屏幕圖像壓縮系統系統通過對圖像壓縮系統任務的劃分,利用FPGA的并行計算能力和靈活的編程方式,完成圖像壓縮算法。
2011-08-22 11:44:312039

脈沖壓縮雷達地雜波模擬與系統實現

針對一種新型的寬脈沖信號二相碼碼內線性調頻信號,分析了其數學表達式及其回波形成原理,并介紹了一種二相碼碼內線性調頻信號地雜波模擬器的系統實現。
2011-09-07 18:58:1146

[3.3.1]--脈沖壓縮

雷達壓縮
jf_60701476發布于 2022-11-25 01:48:13

基于FPGA的靜止圖像壓縮系統的研究

基于FPGA的靜止圖像壓縮系統的研究-JPEG編碼器的設計電力電子與電力傳動數字圖像在人們生活中的應用越來越廣泛,由于原始圖像數據量比較大,因此數字圖非常重要。
2011-11-01 18:17:5565

基于快速傅里葉IP核的數字脈壓處理器的實現

本文基于快速傅里葉IP核可復用和重配置的特點,實現一種頻域的FPGA數字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設計靈活,調試方便,可擴展性強的特點。
2012-10-15 17:20:462738

基于FPGA和MVD1024E相機的圖像采集系統

基于FPGA和MVD1024E相機的圖像采集系統
2016-09-22 12:27:2719

中頻脈沖壓縮信號數字化直接產生技術研究

中頻脈沖壓縮信號數字化直接產生技術研究
2017-01-10 21:35:2217

噪聲干擾對線性調頻脈沖壓縮濾波器的干擾效果分析

噪聲干擾對線性調頻脈沖壓縮濾波器的干擾效果分析
2017-01-10 21:35:206

用高速DSP在頻域上實現LFM信號的實時脈沖壓縮

用高速DSP在頻域上實現LFM信號的實時脈沖壓縮
2017-01-10 21:35:206

一類新的脈沖壓縮信號的旁瓣抑制

一類新的脈沖壓縮信號的旁瓣抑制,下來看看。
2017-01-10 21:35:2011

壓縮比1201的線性調頻脈沖壓縮系統

壓縮比1201的線性調頻脈沖壓縮系統,下來看看
2017-01-10 21:35:2011

脈沖壓縮在超寬帶雷達中的應用

脈沖壓縮在超寬帶雷達中的應用,可以下來看看
2017-01-22 21:15:5011

基于FPGA1024點高性能FFT處理器的設計鐘冠文

基于FPGA1024點高性能FFT處理器的設計_鐘冠文
2017-03-19 11:36:5510

1024 2007脈沖功率表

1024 2007脈沖功率表
2017-10-16 10:55:270

基于網內脈沖壓縮雷達的靈巧式噪聲干擾

針對網內采用了旁瓣匿影和旁瓣對消技術的脈沖壓縮雷達,采用卷積噪聲對該種雷達進行干擾。結合公式推導及仿真實驗,驗證了該噪聲的假目標特性。同時得出了該噪聲在雷達接收機處所能獲得的匹配增益計算公式,在信號
2017-11-07 09:46:410

限制性試劑影響ADC的信噪比性能和CDC7005與ADS5500的比較詳細概述

TI公司引進了一套適合于高速、高中頻采樣ADC設備的設備,如ADS5500 ADC,能夠在125MSPS下進行采樣。為了實現這些高性能器件的全部潛力,必須提供一種極低的相位噪聲時鐘源。CDC7005
2018-05-18 11:07:294

雷達信號處理機的脈沖壓縮系統設計介紹

脈沖壓縮技術是指對雷達發射的寬脈沖信號進行調制(如線性調頻、非線性調頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。
2018-11-28 09:18:003561

R-D算法與FPGA芯片實現雷達成像方位脈沖壓縮系統的設計與仿真分析

、功耗與實時性要求都很高的實時SAR成像系統,其應用十分廣泛。在整個有距離-多普勒(R-D)算法中方位脈沖壓縮系統是設計的關鍵。隨著FPGA芯片突飛猛進的發展,實時雷達成像方位脈沖壓縮系統FPGA上實現變成了可能。
2018-12-30 11:10:003331

ADS5500-EP 軍用增強型塑料 14 位 125MSPS ADC 單通道 低功耗和高交流性能

電子發燒友網為你提供TI(ti)ADS5500-EP相關產品參數、數據手冊,更有ADS5500-EP的引腳圖、接線圖、封裝手冊、中文資料、英文資料,ADS5500-EP真值表,ADS5500-EP管腳等資料,希望可以幫助到廣大的電子工程師們。
2018-11-02 19:09:06

運放組成的脈沖壓縮電路圖

同時,由于C1與R1對信號的積分延時,所以,輸出脈沖與輸入脈沖相比,幅度和寬度都被壓縮了。
2020-05-02 17:00:002067

基于FPGA的X射線脈沖信號數據采集系統

片多通道高速串行ADC用于X射線脈沖信號的采集,利用數字電位計及高壓電源模塊實現探測器偏置電壓的精細調節,利用數據存儲校正電路等完成采集數據的校正處理,并可通過圖像傳輸電路完成圖像數據的傳輸與顯示以及系統功能的調試。與上位
2021-06-01 09:37:4413

上海光機所研制出國際最大無拼縫脈沖壓縮光柵

近日,中科院上海光機所成功制備出超大口徑(1620mmx1070mm)的無拼縫脈沖壓縮光柵,該口徑面積是目前國際已知最大同類光柵元件2.9倍。
2023-11-20 10:08:57311

雷達波形的產生與脈沖壓縮技術

  相位編碼信號的相位調制函數是離散的有限狀態,屬于“離散型“編碼脈沖壓縮信號。   在相位編碼中,二相編碼信號是常用的脈壓信號形式之一。   將寬脈沖分為許多短的等寬度子脈沖,每個子脈沖以兩種相位調制,其調制的順序由指定的編碼序列決定。
2024-02-20 10:57:30353

已全部加載完成

主站蜘蛛池模板: 久久一本岛在免费线观看2020| 国产MD视频一区二区三区| 99re10久久热| wankz tv videos国产| 疯狂做受XXXX高潮欧美日本| 国产成人在线观看网站| 狠狠干狠狠色| 蜜臀AV中文字幕熟女人妻| 欧洲兽交另类AVXXX| 色偷偷7777www| 亚洲精品天堂自在久久77| 中文字幕绝色少妇性| 爱啪国产精品视频在线| 国产精选视频在线观看| 亚洲国产中文在线视频| 一亲二脱三插| 一个人在线观看免费高清视频在线观看 | WWW国产亚洲精品久久麻豆 | acg全彩无遮挡口工漫画网址| 第一福利视频网站在线| 黄色网址在线免费观看| 国产露脸无码A区久久| 久久久精品成人免费看| 日本电影护士| 天天日免费观看视频一1| 一边亲着一面膜下的免费过程| 99热久久这里只精品国产WWW| 国产精品国产三级国产专区53| 久久机热视频 这里只有精品首页| 琪琪电影午夜理论片77网| 欧美性猛交AAA片免费观看| 午夜福利92看看电影80| 2021自产拍在线观看视频| 国产高清美女一级毛片久久| 久久这里只精品热在线99| 色爰情人网站| 91精品国产91| 国内精品久久久久影院亚洲| 欧美激情视频一区二区| 亚洲人成网站7777视频| 岛国大片在线观看免费版|