射極耦合單穩(wěn)態(tài)電路圖
2010-03-29 17:43:591420 隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。
2015-05-22 11:33:023086 單穩(wěn)態(tài)電路中定時(shí)電容器的漏電流對(duì)定時(shí)時(shí)間有何影響?如何提高定時(shí)精度?
2023-04-12 14:15:23
輸出脈沖。單穩(wěn)態(tài)多諧振蕩器僅在經(jīng)過(guò)RC耦合電路的時(shí)間常數(shù)確定的時(shí)間后,才返回到其最初的原始穩(wěn)定狀態(tài)。考慮左側(cè)的MOSFET電路。電阻器R和電容器C形成RC定時(shí)電路。由于電容器兩端的電壓,N溝道增強(qiáng)模式
2020-11-25 09:45:23
單穩(wěn)態(tài)延時(shí)觸發(fā)器
2019-11-08 09:01:59
什么是單穩(wěn)態(tài)觸發(fā)器?單穩(wěn)態(tài)觸發(fā)器的工作特點(diǎn)是什么?
2021-04-22 06:09:01
這是一款單穩(wěn)態(tài)觸發(fā)式定時(shí)電路,該電路將555時(shí)基電路接成單穩(wěn)態(tài)形式,平時(shí)按鈕開(kāi)關(guān)S為常開(kāi)狀態(tài),555時(shí)基電路的③腳輸出低電平,此時(shí)內(nèi)部放電開(kāi)關(guān)閉合,電容C上的電壓為零。
2021-05-06 13:47:24
電路設(shè)計(jì)--正弦穩(wěn)態(tài)電路.ppt
2017-09-10 14:12:32
電路設(shè)計(jì)--正弦穩(wěn)態(tài)電路.ppt
2017-09-14 16:41:24
轉(zhuǎn)等。三,單穩(wěn)態(tài)電路電源接通時(shí),一個(gè)三極管始終保持截止?fàn)顟B(tài)不變,另一個(gè)三極管始終保持飽和狀態(tài)不變。當(dāng)有外來(lái)信號(hào)觸發(fā)時(shí),原來(lái)截止的變?yōu)轱柡蜖顟B(tài),原來(lái)飽和的變?yōu)榻刂範(fàn)顟B(tài)。但經(jīng)過(guò)一段時(shí)間,兩個(gè)三極管又恢復(fù)到
2008-05-26 13:41:13
幾個(gè)信息:①用CD14538設(shè)計(jì)的單穩(wěn)態(tài)電路,采用的是上升沿觸發(fā)。②觸發(fā)脈沖寬度大于14538的暫穩(wěn)態(tài)時(shí)間。③發(fā)現(xiàn)一個(gè)觸發(fā)脈沖會(huì)引起進(jìn)入2次暫穩(wěn)態(tài)。如果觸發(fā)脈沖寬度小于暫穩(wěn)態(tài)時(shí)間就不會(huì)
2020-04-29 09:01:47
words:FPGA/CPLD;Synchronous design;Clock;Metastable state利用FPGA/CPLD實(shí)現(xiàn)數(shù)字系統(tǒng)電路設(shè)計(jì)時(shí),如何設(shè)計(jì)出可讀性強(qiáng)、重復(fù)利用率高、工作穩(wěn)定可靠
2009-04-21 16:42:01
FPGA與CPLD的區(qū)別
盡管很多人聽(tīng)說(shuō)過(guò)CPLD,但是關(guān)于CPLD與FPGA之間的區(qū)別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復(fù)編程的邏輯器件”,但是在技術(shù)上卻有一些差異。簡(jiǎn)單
2011-09-27 09:49:48
說(shuō)起亞穩(wěn)態(tài),首先我們先來(lái)了解一下什么叫做亞穩(wěn)態(tài)。亞穩(wěn)態(tài)現(xiàn)象:信號(hào)在無(wú)關(guān)信號(hào)或者異步時(shí)鐘域之間傳輸時(shí)導(dǎo)致數(shù)字器件失效的一種現(xiàn)象。
2019-09-11 11:52:32
各位大神,你們好 我是新手,求助。開(kāi)始我連接好M74LS123P單穩(wěn)態(tài)觸發(fā)器電路進(jìn)行測(cè)試沒(méi)有問(wèn)題,后來(lái)發(fā)現(xiàn)穩(wěn)態(tài)時(shí)芯片發(fā)熱,然后就不能工作了 應(yīng)該是被燒壞,工作電壓安說(shuō)明書(shū)設(shè)置,請(qǐng)問(wèn)大神指點(diǎn)發(fā)熱燒壞是什么原因?謝謝!
2015-09-02 14:58:36
各位大哥,有誰(shuí)用altium designer 仿真過(guò)單穩(wěn)態(tài)觸發(fā)器的嗎?比如74ls123之類的,我在庫(kù)里怎么找不到仿真模型啊!是原本就不帶嗎?有沒(méi)有高手自己寫(xiě)過(guò)啊!求幫助!
2012-03-01 15:15:18
請(qǐng)問(wèn)大家為什么multisim里電容的充電過(guò)程比預(yù)計(jì)的慢使用的是mulitisim14.0,用555單穩(wěn)態(tài)電路來(lái)實(shí)現(xiàn)觸摸延時(shí)功能運(yùn)行時(shí)電路邏輯沒(méi)有問(wèn)題,給下降沿時(shí)進(jìn)入暫態(tài),電容充電到2/3VCC時(shí)輸出為低電平,但是電容的充電時(shí)間比計(jì)算的1.1RC長(zhǎng)很多。
2022-05-19 08:27:09
請(qǐng)問(wèn)什么是電路的穩(wěn)態(tài)?
2019-12-05 17:24:33
本白皮書(shū)介紹FPGA 中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重點(diǎn)是對(duì)結(jié)果造成影響的各種器件和設(shè)計(jì)參數(shù)。
2021-05-06 08:35:22
使用單穩(wěn)態(tài)觸發(fā)器74HC123輸出固定脈寬,奇怪的是我在使用面包板單片驗(yàn)證的時(shí)候,輸出脈寬是64ms,將器件焊接上印制板后(外圍的RC值不變),輸出脈寬變成了71ms,差距為什么這么大呢…請(qǐng)各位老師幫忙解答一下。
2021-09-06 23:57:50
按照網(wǎng)站所示,在multisim中,對(duì)555可重復(fù)單穩(wěn)態(tài)電路進(jìn)行仿真,發(fā)生仿真錯(cuò)誤。。。輸入為2khz的方波,電路延時(shí)時(shí)間為1.1ms,大于輸入周期0.5ms,電路原理上應(yīng)該沒(méi)問(wèn)題。。。收斂助手解決失敗,按網(wǎng)上說(shuō)的修改步長(zhǎng)也沒(méi)用,想問(wèn)下還有啥方法可以解決問(wèn)題嗎
2021-01-12 00:21:46
隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展,市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。利用大規(guī)模數(shù)字集成電路實(shí)現(xiàn)常規(guī)的單穩(wěn)態(tài)集成電路所實(shí)現(xiàn)的功能,容易
2019-08-16 06:12:46
數(shù)字增益控制電路的原理是什么如何用CPLD器件實(shí)現(xiàn)DAGC運(yùn)算?數(shù)控衰減器在中頻電路中引入的沖擊振蕩問(wèn)題數(shù)控衰減器的實(shí)現(xiàn)方法
2021-04-08 06:02:44
在數(shù)字電路設(shè)計(jì)中,當(dāng)需要將一輸入的窄脈沖信號(hào)展寬成具有一定寬度和精度的寬脈沖信號(hào)時(shí),往往很快就想到利用54HC123或54HC4538等單穩(wěn)態(tài)集成電路。
2019-11-05 06:07:18
微分型單穩(wěn)態(tài)觸發(fā)器的Multisim分析
2012-08-06 13:13:22
我正在嘗試在CPLD xc2c64a上實(shí)現(xiàn)雙穩(wěn)態(tài)多諧振蕩器。我需要這個(gè)雙穩(wěn)態(tài)多諧振蕩器電路來(lái)檢測(cè)三相輸入的相序。結(jié)果對(duì)A- > B ---> C序列有好處,但對(duì)A- > C-
2019-04-16 10:51:29
大家好,我想找一款高速的帶有單穩(wěn)態(tài)(monostable)的比較器,鑒別到一個(gè)脈沖后能夠輸出固定寬度的波形。謝謝!
2018-09-06 14:32:06
單穩(wěn)態(tài)電路可以使用分立元件或數(shù)字邏輯門輕松制造,但單穩(wěn)態(tài)電路也可以使用運(yùn)算放大器構(gòu)建。運(yùn)算放大器單穩(wěn)態(tài)多諧振蕩器(單發(fā)多諧振蕩器)電路是僅具有一個(gè)穩(wěn)定狀態(tài)的正反饋(或再生)開(kāi)關(guān)電路,產(chǎn)生指定
2021-01-12 09:26:20
555無(wú)穩(wěn)態(tài)電路圖
2008-01-09 17:23:085 介紹利用Altera 公司CPLD 器件實(shí)現(xiàn)對(duì)電機(jī)高精度、寬范圍調(diào)速的控制方案,并給出簡(jiǎn)明扼要的VHDL 程序結(jié)構(gòu)與仿真結(jié)果。
2009-05-15 14:00:0323 CPLD 器件應(yīng)用隨著生產(chǎn)工藝的逐步提高以及 CPLD 開(kāi)發(fā)系統(tǒng)的不斷完善,CPLD 器件容量也由幾百門飛速發(fā)展到百萬(wàn)門以上,使得一個(gè)復(fù)雜數(shù)字系統(tǒng)完全可以在一個(gè)芯片中實(shí)現(xiàn)。HDL
2010-01-27 11:40:0248 CPLD 器件在單片機(jī)控制器中的使用摘要:CPLD 器件與單片機(jī)結(jié)合,可以優(yōu)勢(shì)互補(bǔ),組成靈活的、硬軟件都可現(xiàn)場(chǎng)編程的控制器,縮短開(kāi)發(fā)周期,適應(yīng)市場(chǎng)需要。結(jié)合實(shí)際工作的經(jīng)驗(yàn)
2010-02-08 09:49:5642 穩(wěn)態(tài)電路原理及設(shè)計(jì)及應(yīng)用圖一為雙穩(wěn)態(tài)電路,它是由兩級(jí)反相器組成的正反饋電路,有兩個(gè)穩(wěn)定狀態(tài),或者是BG1導(dǎo)通、BG2截止;或者是BG1截止、BG2導(dǎo)通,由于它具
2010-03-03 10:20:4024 當(dāng)利用CPLD/FPGA開(kāi)發(fā)系統(tǒng)完成數(shù)字電路或系統(tǒng)的開(kāi)發(fā)設(shè)計(jì)并仿真校驗(yàn)通過(guò)之后,就需要將獲得的CPLD/FPGA編程配置數(shù)據(jù)下載到CPLD/FPGA芯片中,以便最后獲得所設(shè)計(jì)的硬件數(shù)字電路或系
2010-06-01 10:14:4623 555時(shí)基電路是一種線性集成電路, 它在定時(shí)、檢測(cè) 控制等方面應(yīng)用卜分廣泛。用555時(shí)壯電路掏成的無(wú)穩(wěn)態(tài)與單穩(wěn)態(tài)電路多種多樣.本文簡(jiǎn)述兒倒.供參考。
2010-08-06 15:44:33272 三極管無(wú)穩(wěn)態(tài)電路
2008-05-26 13:38:473982
長(zhǎng)脈寬單穩(wěn)態(tài)電路圖
2009-05-08 13:57:03677
典型的單穩(wěn)態(tài)電路圖
2009-05-08 14:02:144987
555單穩(wěn)態(tài)基本電路原理圖
2009-05-08 14:49:243508
雙路輸出的單穩(wěn)態(tài)電路圖
2009-05-08 14:57:34944 【摘 要】 介紹了一種基于CPLD器件設(shè)計(jì)看門狗電路的方法。 關(guān)鍵詞:CPLD,看門狗,計(jì)數(shù)器
1 引 言 隨著現(xiàn)代電子技
2009-05-16 19:18:28700 一、 配置方式
ALTERA CPLD器件的配置方式主要分為兩大類:主動(dòng)配置方式和被動(dòng)方式。主動(dòng)配置方式由CPLD器件引導(dǎo)配置操作過(guò)程,它控制著外部存儲(chǔ)器和
2009-06-20 10:58:141928 電調(diào)脈寬的單穩(wěn)態(tài)電路圖
2009-06-26 13:14:04748
簡(jiǎn)單型單穩(wěn)態(tài)電路圖
2009-06-29 11:23:082370
高占空比的單穩(wěn)態(tài)電路圖
2009-07-03 11:42:38518
功率單穩(wěn)態(tài)電路圖
2009-07-03 11:43:16378 cpld的輸入電源電路
2009-09-08 00:48:28896 CPLD邏輯電路 圖6是CPLD內(nèi)部邏輯電路,CPLD選用的是LATTICE公司的ispLSI1016E,邏輯設(shè)計(jì)采用原理圖輸入法,主要功能是對(duì)MUX的通道進(jìn)行選擇、對(duì)A/D轉(zhuǎn)換器進(jìn)
2009-11-13 12:04:132502 互補(bǔ)管單穩(wěn)態(tài)電路
圖4示出兩種形式的互補(bǔ)管單穩(wěn)態(tài)電路,圖4(b)為常態(tài)時(shí)兩管飽和的互補(bǔ)管單穩(wěn)態(tài)電路。當(dāng)滿足
2010-03-10 16:33:56975 CPLD,CPLD是什么意思
CPLD是指結(jié)構(gòu)比較復(fù)雜的可編程邏輯器件,它包括下述輸出宏單元結(jié)構(gòu):
(1)可編程I/O 允
2010-03-26 17:08:503081 單穩(wěn)態(tài)啟動(dòng)電路原理圖
2010-03-29 15:54:522217 低頻無(wú)穩(wěn)態(tài)電路原理圖
2010-03-29 15:55:451957 低速單穩(wěn)態(tài)電路原理圖
2010-03-29 15:56:241693 高頻無(wú)穩(wěn)態(tài)電路
2010-03-29 16:05:13414 高速單穩(wěn)態(tài)電路原理圖
2010-03-29 16:05:56626 集基耦合單穩(wěn)態(tài)電路圖
2010-03-29 16:07:321259 具有鉗位的單穩(wěn)態(tài)電路圖
2010-03-29 16:57:421084 易起振的無(wú)穩(wěn)態(tài)電路圖
2010-03-29 17:29:10925 三管無(wú)穩(wěn)態(tài)電路圖(二)
2010-03-29 17:31:30485 三管無(wú)穩(wěn)態(tài)電路圖(一)
2010-03-29 17:32:201034 三穩(wěn)態(tài)電路圖
2010-03-29 17:33:342116 四管無(wú)穩(wěn)態(tài)電路圖
2010-03-29 18:00:02936 無(wú)穩(wěn)態(tài)電路圖
2010-03-29 18:03:052812 有自偏的雙穩(wěn)態(tài)電路圖
2010-03-29 18:05:251190 555單穩(wěn)態(tài)電路圖
2010-03-30 14:50:53619 555壓控單穩(wěn)態(tài)電路圖
2010-03-30 15:23:341358 具體介紹了基于CPLD 器件設(shè)計(jì)單穩(wěn)態(tài)窄脈沖展寬電路的詳細(xì)過(guò)程和這種單穩(wěn)態(tài)窄脈沖展電路的特點(diǎn),給出了相應(yīng)的時(shí)序仿真波形,提出了提高展寬脈沖寬度精確度的方法。
2011-12-17 00:23:0035 單穩(wěn)態(tài)電路,數(shù)字電路重要的概念,快啦學(xué)習(xí)吧
2016-01-12 18:30:480 模擬PUT(可編程單結(jié)晶體管)器件雙穩(wěn)態(tài)電路原理圖都是值得參考的設(shè)計(jì)。
2016-05-11 17:11:4415 單穩(wěn)態(tài)電路就是只有一種穩(wěn)定輸出狀態(tài)的電路,如不自鎖的按鈕開(kāi)關(guān)控制燈泡就是一個(gè)最典型、最簡(jiǎn)單的單穩(wěn)態(tài)電路:不按按鈕時(shí),按鈕處于抬起位,其常開(kāi)觸點(diǎn)斷開(kāi),燈泡熄滅。
2016-11-28 11:39:5817527 線性時(shí)不變動(dòng)態(tài)電路在角頻率為ω的正弦電壓源或電流源激勵(lì)下,隨著時(shí)間的增長(zhǎng),當(dāng)暫態(tài)響應(yīng)消失,只剩下正弦穩(wěn)態(tài)響應(yīng),電路中全部電壓電流都是角頻率為ω的正弦波時(shí),稱電路處于正弦穩(wěn)態(tài)。滿足這類條件的動(dòng)態(tài)電路通常稱為正弦電流電路或正弦穩(wěn)態(tài)電路
2017-05-05 10:06:3633831 單穩(wěn)態(tài)電路就是只有一種穩(wěn)定輸出狀態(tài)的電路,如不自鎖的按鈕開(kāi)關(guān)控制燈泡就是一個(gè)最典型、最簡(jiǎn)單的單穩(wěn)態(tài)電路:不按按鈕時(shí),按鈕處于抬起位,其常開(kāi)觸點(diǎn)斷開(kāi),燈泡熄滅
2017-06-09 16:19:2621080 電路設(shè)計(jì)--正弦穩(wěn)態(tài)電路
2017-08-07 09:31:190 隨著CPLD器件被廣泛應(yīng)用于各種儀器、儀表設(shè)備的設(shè)計(jì)中,而且CPLD幾乎可模擬任何一種邏輯電路,所以,現(xiàn)在在設(shè)計(jì)時(shí)已完全沒(méi)有必要再放置一片獨(dú)立的看門狗器件,而完全可以將硬件看門狗電路整合于CPLD器件中,從而節(jié)省成本,降低系統(tǒng)的設(shè)計(jì)風(fēng)險(xiǎn)。下面具體介紹這種基于CPLD技術(shù)的看門狗電路的設(shè)計(jì)。
2018-03-05 16:58:012420 單穩(wěn)態(tài)電路是一種具有穩(wěn)態(tài)和暫態(tài)兩種工作狀態(tài)的基本脈沖單元電路。本文主要介紹了五款單穩(wěn)態(tài)電路應(yīng)用實(shí)例。
2018-03-27 09:42:3855983 CPLD的MAX系列器件庫(kù)max-13.0.1.232
2022-12-21 17:26:114 圖顯示了一組典型的基極耦合單穩(wěn)態(tài)電路。它也是由兩級(jí)逆變器交叉耦合形成的正反饋電路。一半類似于多諧振蕩器,另一半類似于雙穩(wěn)態(tài)電路,加上它還有一個(gè)差分觸發(fā)電路,所以可以想象它是一半不穩(wěn)定電路和一半雙穩(wěn)態(tài)
2023-07-03 14:49:17723 本文檔主要描述了深圳市紫光同創(chuàng)電子有限公司(以下簡(jiǎn)稱紫光同創(chuàng))Compact 系列 CPLD 器件 的產(chǎn)品型號(hào)與資源規(guī)模列表、功能說(shuō)明,以及直流和交流特性等內(nèi)容,能讓用戶對(duì) CPLD 器件有全面 的了解,方便用戶進(jìn)行器件選型。
2023-07-04 14:52:437 單穩(wěn)態(tài)觸發(fā)器是一種能夠在某個(gè)時(shí)間間隔內(nèi)將輸入信號(hào)的電平轉(zhuǎn)換為期望的輸出信號(hào)電平的數(shù)字電路。在單穩(wěn)態(tài)觸發(fā)器中,暫穩(wěn)態(tài)時(shí)間是指當(dāng)觸發(fā)器的輸入信號(hào)發(fā)生改變時(shí),觸發(fā)器在從暫穩(wěn)態(tài)過(guò)渡到穩(wěn)態(tài)所需的時(shí)間。 暫穩(wěn)態(tài)
2024-02-06 11:01:38261 單穩(wěn)態(tài)電路和雙穩(wěn)態(tài)電路是電子電路中常見(jiàn)的兩種類型電路,它們?cè)诠δ芎吞匦陨洗嬖谝恍╋@著差異。下面我將詳細(xì)介紹單穩(wěn)態(tài)電路和雙穩(wěn)態(tài)電路的區(qū)別,并解釋單穩(wěn)態(tài)電路的主要功能。 單穩(wěn)態(tài)電路是一種能夠在輸入脈沖
2024-02-06 11:04:48349 單穩(wěn)態(tài)觸發(fā)電路(Monostable Multivibrator Circuit)也被稱為單穩(wěn)態(tài)多諧振電路或單搖擺電路,是一種產(chǎn)生一次性脈沖信號(hào)的電路。它具有穩(wěn)態(tài)和非穩(wěn)態(tài)兩個(gè)狀態(tài),即在輸入觸發(fā)
2024-02-06 11:13:14348
評(píng)論
查看更多