資料介紹
Chapter 1-Introduction to VHDL
1.1 Introduction 1
1.2 Advantages of VHDL over other Hardware…
Description Languages 1
1.3 VHDL : The Language… 2
1.3.1 Entity Declaration 3
1.3.2 Architecture Body 3
1.3.3 Configuration Declaration.. 7
1.3.4 Package… 8
1.3.5 Testbench 9
Chapter 2-High Level Design Flow. 10
2.1 HDL Capture 10
2.2 RTL Simulation… 10
2.3 VHDL Synthesis.. 12
2.4 Functional Gate Level Verification. 13
2.5 Place and Route... 13
2.6 Post Layout Timing Simulation.. 15
Chapter 3-Illustration of VHDL 16
3.1 The IEEE floating-point standard 16
3.2 The Addition Process 17
3.3 Hardware Implementation of Floating-Point Adder 19
3.3.1 Block Diagram of the Adder 19
3.3.2 The Subtractor Unit 20
3.3.3 The Swap Unit… 21
3.3.4 The Shifter Unit.. 22
3.3.5 The Summer Unit 23
3.3.6 The Normalize Unit. 23
3.3.7 The Control Unit. 24
3.3.8 The Testbench for the adder 28
Chapter 4- The Fourier Transform… 30
4.1 The Discrete Fourier Transform... 30
4.1.1 An Illustration 30
4.1.2 Types of Fourier Transforms. 31
4.1.3 Notation and Format of the Real DFT. 33
4.1.4 DFT Basis Functions 34
4.1.5 Analysis, Calculating the DFT. 37
4.2 The Fast Fourier Transform. 37
4.2.1 Comparison of Real DFT and Complex DFT. 38
4.2.2 How the FFT works 39
4.3 Synthesis, Calculating the Inverse DFT 42
4.4 Illustration of the DFT and IDFT in Matlab 44
Chapter 5-Architectural Design of the FFT Processor 46
5.1 Block Diagram of the FFT Processor 46
5.2 Butterfly Processing Element 48
5.3 Address Generation Unit. 50
5.3.1 Butterfly Generator 52
5.3.2 Stage Generator.. 52
5.3.3 Stage Done_IO Done Block. 52
5.3.4 IO-Address Generator… 53
5.3.5 Base Index Generator…. 53
5.3.6 The Shifters 54
5.3.7 ROM Address Generator... 54
5.4 Controller. 55
5.5 RAM and ROM... 55
Chapter 6-RTL Simulation of the FFT Processor. 56
Chapter 7-Synthesis of the FFT Processor.59
Chapter 8-Conclusion. 60
APPENDIX A-Code Listing 61
APPENDIX B-Synthesis Results... 101
References .112
1.1 Introduction 1
1.2 Advantages of VHDL over other Hardware…
Description Languages 1
1.3 VHDL : The Language… 2
1.3.1 Entity Declaration 3
1.3.2 Architecture Body 3
1.3.3 Configuration Declaration.. 7
1.3.4 Package… 8
1.3.5 Testbench 9
Chapter 2-High Level Design Flow. 10
2.1 HDL Capture 10
2.2 RTL Simulation… 10
2.3 VHDL Synthesis.. 12
2.4 Functional Gate Level Verification. 13
2.5 Place and Route... 13
2.6 Post Layout Timing Simulation.. 15
Chapter 3-Illustration of VHDL 16
3.1 The IEEE floating-point standard 16
3.2 The Addition Process 17
3.3 Hardware Implementation of Floating-Point Adder 19
3.3.1 Block Diagram of the Adder 19
3.3.2 The Subtractor Unit 20
3.3.3 The Swap Unit… 21
3.3.4 The Shifter Unit.. 22
3.3.5 The Summer Unit 23
3.3.6 The Normalize Unit. 23
3.3.7 The Control Unit. 24
3.3.8 The Testbench for the adder 28
Chapter 4- The Fourier Transform… 30
4.1 The Discrete Fourier Transform... 30
4.1.1 An Illustration 30
4.1.2 Types of Fourier Transforms. 31
4.1.3 Notation and Format of the Real DFT. 33
4.1.4 DFT Basis Functions 34
4.1.5 Analysis, Calculating the DFT. 37
4.2 The Fast Fourier Transform. 37
4.2.1 Comparison of Real DFT and Complex DFT. 38
4.2.2 How the FFT works 39
4.3 Synthesis, Calculating the Inverse DFT 42
4.4 Illustration of the DFT and IDFT in Matlab 44
Chapter 5-Architectural Design of the FFT Processor 46
5.1 Block Diagram of the FFT Processor 46
5.2 Butterfly Processing Element 48
5.3 Address Generation Unit. 50
5.3.1 Butterfly Generator 52
5.3.2 Stage Generator.. 52
5.3.3 Stage Done_IO Done Block. 52
5.3.4 IO-Address Generator… 53
5.3.5 Base Index Generator…. 53
5.3.6 The Shifters 54
5.3.7 ROM Address Generator... 54
5.4 Controller. 55
5.5 RAM and ROM... 55
Chapter 6-RTL Simulation of the FFT Processor. 56
Chapter 7-Synthesis of the FFT Processor.59
Chapter 8-Conclusion. 60
APPENDIX A-Code Listing 61
APPENDIX B-Synthesis Results... 101
References .112
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- EE-218:為ADSP-TS201 TigerSHARC處理器編寫高效浮點FFT
- 話處理器基礎知識 1次下載
- EE-218:為ADSP-TS201 TigerSHARC?處理器編寫高效浮點FFT
- EE-263:在TigerSHARC?處理器上并行實現定點FFT
- EE-267:在SISD和SIMD SHARC?處理器上實施就地FFT
- 使用FPGA實現流水線結構的FFT處理器論文講解 12次下載
- ARM微處理器的詳細資料介紹 17次下載
- 基于FPGA的1024點高性能FFT處理器的設計鐘冠文 10次下載
- 基于802_11ac的FFT_IFFT處理器設計 0次下載
- 基于FPGA的FFT信號處理器的設計與實現 44次下載
- OFDM系統中IFFT與FFT處理器的實現 47次下載
- 高速定點FFT處理器的設計與實現 28次下載
- 一種高速并行FFT處理器的VLSI結構設計
- 基于FPGA的FFT處理器的研究與設計
- 基于FPGA的FFT處理器的設計
- 處理器的定義和種類 2808次閱讀
- 嵌入式微處理器的原理和應用 991次閱讀
- 硬件加速器提升下一代SHARC處理器的性能 1336次閱讀
- 協處理器的介紹及應用 4136次閱讀
- arm的協處理器有幾個?ARM協處理器詳解 8996次閱讀
- 有哪些手機內置了協處理器_五款內置協處理器的手機介紹 1.6w次閱讀
- 手機上的協處理器有什么作用_蘋果協處理器是干什么的 2.1w次閱讀
- 微處理器是cpu嗎?微處理器和cpu的區別 6.8w次閱讀
- ARM處理器的2種工作狀態和7種工作模式及37個寄存器介紹 1.4w次閱讀
- Cortex-M系列處理器介紹及其特性參數 1.8w次閱讀
- cortex-a9是什么處理器_cortex-a9處理器介紹 2.5w次閱讀
- 處理器由什么組成_處理器基本知識介紹 2.9w次閱讀
- 【實用指南】教你使用FFT和示波器 6413次閱讀
- PicoBlaze處理器IP Core的原理與應用 881次閱讀
- 利用FFT IP Core實現FFT算法 6937次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 2次下載 | 免費
- 2AN158 GD32VW553 Wi-Fi開發指南
- 1.51MB | 2次下載 | 免費
- 3AN148 GD32VW553射頻硬件開發指南
- 2.07MB | 1次下載 | 免費
- 4AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費
- 5AN153-用于電源系統管理的Linduino
- 1.38MB | 次下載 | 免費
- 6AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費
- 7SM2018E 支持可控硅調光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費
- 8AN-1308: 電流檢測放大器共模階躍響應
- 545.42KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機智能手環心率計步器體溫顯示設計
- 0.10 MB | 130次下載 | 免費
- 4使用單片機實現七人表決器的程序和仿真資料免費下載
- 2.96 MB | 44次下載 | 免費
- 53314A函數發生器維修手冊
- 16.30 MB | 31次下載 | 免費
- 6美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 7如何正確測試電源的紋波
- 0.36 MB | 17次下載 | 免費
- 8感應筆電路圖
- 0.06 MB | 10次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論