資料介紹
我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計目標:當客戶使用內(nèi)存條時,8片分立器件不焊接;當使用直接貼片分立內(nèi)存顆粒時,SODIMM內(nèi)存條不安裝。請問專家:
1、在設(shè)計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數(shù)必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構(gòu)成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?
1、在設(shè)計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數(shù)必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構(gòu)成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- DDR2與DDR的區(qū)別 0次下載
- DDR和DDR2與DDR3的設(shè)計資料總結(jié) 0次下載
- 如何使用USB2.0和DDR2進行數(shù)據(jù)采集系統(tǒng)設(shè)計與FPGA實現(xiàn)資料概述 20次下載
- TMS320C6474 DDR2 實施指南 7次下載
- 基于FPGA和DDR2的北斗導航信號模擬 8次下載
- DDR2的PCB設(shè)計問題解決 22次下載
- Xilinx DDR2存儲器接口調(diào)試代碼 27次下載
- DDR2 Controller 24次下載
- DDR2規(guī)范中文版 0次下載
- DDR和DDR2 DDR3 區(qū)別在那里 36次下載
- ISS DDR2 設(shè)計指導 0次下載
- 基于FPGA的DDR2 SDRAM存儲器用戶接口設(shè)計 238次下載
- DDR2 Layout指導手冊 0次下載
- 基于FPGA與DDR2的ADC采樣數(shù)據(jù)緩沖器設(shè)計 139次下載
- 基于Spartan-3A的DDR2接口數(shù)據(jù)采集
- DDR1/2/3數(shù)據(jù)預取技術(shù)原理詳解 3729次閱讀
- DDR、DDR2、DDR3、DDR4、LPDDR的區(qū)別 7050次閱讀
- digilentAnvyl:Spartan-6 FPGA訓練板介紹 3647次閱讀
- Spartan-3的FPGA與DDR2 SDRAM的接口實現(xiàn) 1949次閱讀
- DDR的布線問題討論 4604次閱讀
- 完整的DDR電源解決方案LTC3876 1120次閱讀
- DDR2與DDR的區(qū)別,DDR3與DDR2的區(qū)別 1.5w次閱讀
- DDR的種類和發(fā)展簡史 1.5w次閱讀
- DRAM、SDRAM及DDR SDRAM之間的概念詳解 9.2w次閱讀
- DDR2和DDR3在印制線路板(PCB)時信號完整性和電源完整性方案 2824次閱讀
- Intel發(fā)布全球首款集成HBM2顯存的FPGA,10倍于獨立DDR2顯存 1603次閱讀
- 采用FPGA與IP來實現(xiàn)DDR RAM控制和驗證的方法 3838次閱讀
- Xilinx DDR2 IP 核控制器設(shè)計方案介紹與實現(xiàn) 5076次閱讀
- 高速圖像處理系統(tǒng)中DDR2-SDRAM接口的設(shè)計 5221次閱讀
- DDR2和DDR3內(nèi)存的創(chuàng)新電源方案 5298次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多