72兆位流水線結構的SRAM?諾伯CY7C1470V33-167AXI
資料介紹
The CY7C1470V33, CY7C1472V33, and CY7C1474V33 are 3.3 V, 2M × 36/4M × 18/1M × 72 synchronous pipelined burst SRAMs with No Bus Latency? (NoBL?? logic, respectively. They are designed to support unlimited true back-to-back read/write operations with no wait states. The CY7C1470V33, CY7C1472V33, and CY7C1474V33 are equipped with the advanced (NoBL) logic required to enable consecutive read/write operations with data being transferred on every clock cycle. This feature dramatically improves the throughput of data in systems that require frequent write/read transitions. The CY7C1470V33, CY7C1472V33, and CY7C1474V33 are pin compatible and functionally equivalent to ZBT devices. All synchronous inputs pass through input registers controlled by the rising edge of the clock. All data outputs pass through output registers controlled by the rising edge of the clock. The clock input is qualified by the clock enable (CEN) signal, which when deasserted suspends operation and extends the previous clock cycle. Write operations are controlled by the byte write selects (BWa–BWh for CY7C1474V33, BWa–BWd for CY7C1470V33 and BWa–BWb for CY7C1472V33) and a write enable (WE) input. All writes are conducted with on-chip synchronous self timed write circuitry. Three synchronous chip enables (CE1, CE2, CE3) and an asynchronous output enable (OE) provide for easy bank selection and output tristate control. In order to avoid bus contention, the output drivers are synchronously tristated during the data portion of a write sequence. For a complete list of related documentation, click here
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
- 18兆位DCD同步SRAM的流水线cy7c1386d4次下载
- cy7c1354c 9-mbit流水线结构的SRAM™诺伯4次下载
- cy7c1353g 4兆位(256K SRAM×18)流过诺博™架构3次下载
- CY7C1350G 4兆位流水线结构的SRAM™诺伯2次下载
- cy7c1370dv25/cy7c1372dv25,18-mbit 流水线SRAM 诺博(TM)体系结构4次下载
- cy7c1347g 4兆位(128K的×36)流水线同步SRAM6次下载
- cy7c1360c 9-mbit流水线SRAM14次下载
- cy7c1460av33/cy7c1462av33,36-mbit流水线SRAM诺博(TM)体系结构5次下载
- CY7C1380D-167AXC,18兆位(512K的×36/1M×18)流水线SRAM2次下载
- cy7c1440av33,36-mbit(1M×36)流水线同步SRAM6次下载
- 72兆位的流水线结构的SRAM™诺伯CY7C1472V25-200AXC9次下载
- cy7c1011cv33 2兆位静态RAM2次下载
- 流水线状态机20进制,101序列检测,8位加法器流水线的程序0次下载
- 一种改进运放共享结构的11位流水线ADC设计3次下载
- 周期精确的流水线仿真模型9次下载
- 流水線中Half-Buffer與Skid-Buffer的使用 422次閱讀
- 新版本Jenkins推薦使用聲明式流水線 708次閱讀
- Google GPipe為代表的流水線并行范式 1061次閱讀
- 如何通過Vivado Synthesis中的URAM矩陣自動流水線化來實現最佳時序性能 1842次閱讀
- 一個典型的流水線設計 1430次閱讀
- 報文解析規則定義 流水線劃分提取方案 1021次閱讀
- CPU流水線優缺點 4482次閱讀
- FPGA中流水線的原因和方式 6186次閱讀
- zynq中AXI4的五種互聯結構介紹 3570次閱讀
- 通過并行流水線結構實現直接型FIR濾波器的系統設計方案 3635次閱讀
- 流水線設計的思想介紹與設計實例 8100次閱讀
- OYES 200系列PLC在瓶裝流水線中的應用 1300次閱讀
- 淺談GPU的渲染流水線實現 3842次閱讀
- 一文讀懂處理器流水線 2.2w次閱讀
- 新型流水線實現高速低功耗ADC的原理及方法 4522次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費
- 2開關電源基礎知識
- 5.73 MB | 6次下載 | 免費
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設計
- 0.60 MB | 3次下載 | 免費
- 5基于FPGA的光纖通信系統的設計與實現
- 0.61 MB | 2次下載 | 免費
- 651單片機窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費
- 751單片機大棚環境控制器仿真程序
- 1.10 MB | 2次下載 | 免費
- 8基于51單片機的RGB調色燈程序仿真
- 0.86 MB | 2次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 2555集成電路應用800例(新編版)
- 0.00 MB | 33564次下載 | 免費
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費
- 4開關電源設計實例指南
- 未知 | 21549次下載 | 免費
- 5電氣工程師手冊免費下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費
- 6數字電路基礎pdf(下載)
- 未知 | 13750次下載 | 免費
- 7電子制作實例集錦 下載
- 未知 | 8113次下載 | 免費
- 8《LED驅動電路設計》 溫德爾著
- 0.00 MB | 6653次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537796次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191185次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183279次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138040次下載 | 免費
評論