資料介紹
The CY7C1347G is a 3.3 V, 128K × 36 synchronous pipelined SRAM designed to support zero-wait-state secondary cache with minimal glue logic. CY7C1347G I/O pins can operate at either the 2.5 V or the 3.3 V level. The I/O pins are 3.3 V tolerant when VDDQ = 2.5 V. All synchronous inputs pass through input registers controlled by the rising edge of the clock. All data outputs pass through output registers controlled by the rising edge of the clock. Maximum access delay from the clock rise is 2.6 ns (250 MHz device)。 CY7C1347G supports either the interleaved burst sequence used by the Intel Pentium processor or a linear burst sequence used by processors such as the PowerPC. The burst sequence is selected through the MODE pin. Accesses can be initiated by asserting either the address strobe from processor (ADSP) or the address strobe from controller (ADSC) at clock rise. Address advancement through the burst sequence is controlled by the ADV input. A 2-bit on-chip wraparound burst counter captures the first address in a burst sequence and automatically increments the address for the rest of the burst access. Byte write operations are qualified with the four Byte Write Select (BW[A:D]) inputs. A global write enable (GW) overrides all byte write inputs and writes data to all four bytes. All writes are conducted with on-chip synchronous self timed write circuitry. Three synchronous chip Selects (CE1, CE2, CE3) and an asynchronous output enable (OE) provide for easy bank selection and output tristate control. To provide proper data during depth expansion, OE is masked during the first clock of a read cycle when emerging from a deselected state. For a complete list of related documentation, click here.
- 18兆位DCD同步SRAM的流水線cy7c1386d 4次下載
- cy62136ev30 mobl? 2兆位(128K的×16)靜態RAM 11次下載
- cy7c1354c 9-mbit流水線結構的SRAM?諾伯 4次下載
- cy7c1353g 4兆位(256K SRAM×18)流過諾博?架構 3次下載
- CY7C1350G 4兆位流水線結構的SRAM?諾伯 2次下載
- cy7c1370dv25/cy7c1372dv25,18-mbit 流水線SRAM 諾博(TM)體系結構 4次下載
- cy7c1381d 18兆位(512K的×36/1M×18) 流通過SRAM 5次下載
- cy7c1360c 9-mbit流水線SRAM 14次下載
- y7c1383f 18兆位(512K的×36/1M×18)流過的SRAM 3次下載
- cy7c1345g 4兆位(128K的×36)通過同步SRAM的流程 8次下載
- cy62137fv30 mobl? 2兆位(128 K×16)靜態RAM 4次下載
- CY7C1380D-167AXC,18兆位(512K的×36/1M×18)流水線SRAM 2次下載
- cy7c1440av33,36-mbit(1M×36)流水線同步SRAM 6次下載
- 72兆位的流水線結構的SRAM?諾伯CY7C1472V25-200AXC 9次下載
- 72兆位流水線結構的SRAM?諾伯CY7C1470V33-167AXI 12次下載
- 新版本Jenkins推薦使用聲明式流水線 603次閱讀
- 運動控制器如何快速實現單軸/多軸同步跟隨功能? 2040次閱讀
- Google GPipe為代表的流水線并行范式 890次閱讀
- 如何通過Vivado Synthesis中的URAM矩陣自動流水線化來實現最佳時序性能 1436次閱讀
- 一個典型的流水線設計 1093次閱讀
- 報文解析規則定義 流水線劃分提取方案 809次閱讀
- 采用28納米CMOS技術的12-b 10-GS/s交錯式流水線ADC 2095次閱讀
- CPU流水線優缺點 3908次閱讀
- 一文詳細了解流水線設計 4608次閱讀
- FPGA中流水線的原因和方式 5707次閱讀
- 流水線設計的思想介紹與設計實例 7896次閱讀
- OYES 200系列PLC在瓶裝流水線中的應用 1215次閱讀
- 淺談GPU的渲染流水線實現 3757次閱讀
- 一文讀懂處理器流水線 2.2w次閱讀
- 新型流水線實現高速低功耗ADC的原理及方法 4426次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費
- 2開關電源基礎知識
- 5.73 MB | 6次下載 | 免費
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設計
- 0.60 MB | 3次下載 | 免費
- 5基于FPGA的光纖通信系統的設計與實現
- 0.61 MB | 2次下載 | 免費
- 651單片機窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費
- 751單片機大棚環境控制器仿真程序
- 1.10 MB | 2次下載 | 免費
- 8基于51單片機的RGB調色燈程序仿真
- 0.86 MB | 2次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 2555集成電路應用800例(新編版)
- 0.00 MB | 33564次下載 | 免費
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費
- 4開關電源設計實例指南
- 未知 | 21549次下載 | 免費
- 5電氣工程師手冊免費下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費
- 6數字電路基礎pdf(下載)
- 未知 | 13750次下載 | 免費
- 7電子制作實例集錦 下載
- 未知 | 8113次下載 | 免費
- 8《LED驅動電路設計》 溫德爾著
- 0.00 MB | 6653次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537796次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191185次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183279次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138040次下載 | 免費
評論
查看更多