資料介紹
The AD9577 provides a multioutput clock generator function, along with two on-chip phase-locked loop cores, PLL1 and PLL2, optimized for network clocking applications. The PLL designs are based on the Analog Devices, Inc., proven portfolio of high performance, low jitter frequency synthesizers to maximize network performance. The PLLs have I2 C programmable output frequencies and formats. The fractional-N PLL can support spread spectrum clocking for reduced EMI radiated peak power. Both PLLs can support frequency margining. Other applications with demanding phase noise and jitter requirements can benefit from this part. The first integer-N PLL section (PLL1) consists of a low noise phase frequency detector (PFD), a precision charge pump (CP), a low phase noise voltage controlled oscillator (VCO), a programmablefeedback divider, and two independently programmable output dividers. By connecting an external crystal or applying a reference clock to the REFCLK pin, frequencies of up to 637.5 MHz can be synchronized to the input reference. Each output divider and feedback divider ratio is I2 C programmed for the required output rates.
- CDCVF2505時鐘鎖相環(huán)時鐘驅(qū)動器數(shù)據(jù)表
- AD800/AD802:時鐘恢復(fù)和數(shù)據(jù)重定時鎖相環(huán)數(shù)據(jù)表
- AD9576:雙鎖相環(huán)異步時鐘發(fā)生器數(shù)據(jù)表
- AD9531:3通道時鐘發(fā)生器,24輸出數(shù)據(jù)表
- AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
- AD9547:雙/四輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器數(shù)據(jù)表
- AD9577:帶雙鎖相環(huán)、擴(kuò)頻和余量的時鐘發(fā)生器數(shù)據(jù)表
- AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
- AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
- AD9540:655 MHz低抖動時鐘發(fā)生器數(shù)據(jù)表
- 10GHz擴(kuò)頻時鐘發(fā)生器的設(shè)計(jì) 1次下載
- 基于鎖相環(huán)技術(shù)的光干涉信號發(fā)生器 2次下載
- CMOS高速鎖相環(huán)設(shè)計(jì)
- 倍頻器與鎖相環(huán)的區(qū)別 572次閱讀
- 鎖相環(huán)技術(shù)在晶體振蕩器中的廣泛應(yīng)用 636次閱讀
- 時鐘合成器和時鐘發(fā)生器的區(qū)別 586次閱讀
- 鎖相環(huán)的構(gòu)成和工作原理講解 2881次閱讀
- 鎖相環(huán)原理與公式講解 8291次閱讀
- 超低抖動時鐘發(fā)生器如何優(yōu)化串行鏈路系統(tǒng)性能 582次閱讀
- 評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制 1238次閱讀
- 使用MAX9382的鎖相環(huán)應(yīng)用 953次閱讀
- 鎖相環(huán)PLL的基礎(chǔ)知識 4644次閱讀
- 一個帶有COB的1Hz時鐘發(fā)生器電路 2323次閱讀
- 如何選擇合適的時鐘發(fā)生器 2853次閱讀
- CD4046鎖相環(huán)的應(yīng)用詳細(xì)介紹 1w次閱讀
- 慎重考慮時鐘發(fā)生器的相位噪聲、抖動性能 6324次閱讀
- 關(guān)于2.4 GHz的低噪聲亞采樣鎖相環(huán)設(shè)計(jì) 9568次閱讀
- 鎖相環(huán)的作用是什么_鎖相環(huán)的主要作用_什么是鎖相環(huán) 3.5w次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費(fèi)
- 2開關(guān)電源基礎(chǔ)知識
- 5.73 MB | 6次下載 | 免費(fèi)
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設(shè)計(jì)
- 0.60 MB | 3次下載 | 免費(fèi)
- 5基于FPGA的光纖通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 0.61 MB | 2次下載 | 免費(fèi)
- 651單片機(jī)窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費(fèi)
- 751單片機(jī)大棚環(huán)境控制器仿真程序
- 1.10 MB | 2次下載 | 免費(fèi)
- 8基于51單片機(jī)的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33564次下載 | 免費(fèi)
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費(fèi)
- 4開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21549次下載 | 免費(fèi)
- 5電氣工程師手冊免費(fèi)下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費(fèi)
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費(fèi)
- 7電子制作實(shí)例集錦 下載
- 未知 | 8113次下載 | 免費(fèi)
- 8《LED驅(qū)動電路設(shè)計(jì)》 溫德爾著
- 0.00 MB | 6653次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537796次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191185次下載 | 免費(fèi)
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183279次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138040次下載 | 免費(fèi)
評論
查看更多