資料介紹
作者:falwat
版權聲明:本文為博主原創文章,遵循 CC 4.0 BY-SA 版權協議,轉載請附上原文出處鏈接和本聲明。
本文鏈接:https://blog.csdn.net/falwat/article/details/86171571
本文介紹如何在教程(三)基礎上, 關聯ELF輸出文件并使用vivado對系統進行行為仿真。
關聯ELF 文件
在vivado 開發教程(三) 在SDK中創建應用工程 中, 新建的工程經構建最終會生成ELF 輸出文件. ELF 文件是一種用于二進制文件、可執行文件、目標代碼、共享庫和核心轉儲格式文件(參考:百度百科). 可以在教程(三)中新建的"test"工程和導入的例程下找到.
切回Vivado, 在塊設計文件"system.bd"上右鍵,選擇菜單"Associate ELF Files..."關聯ELF文件.
在彈出的對話框中,點擊"Simulation Sources | sim_1 | system_i | microblaze_0 "樹右側的"..."按鈕, 彈出選擇文件對話框.
點擊"Add Files..." 按鈕,添加ELF文件.
切換目錄至"D:/Projects/test/test.sdk/test_bsp_xgpio_low_level_example_1/Debug",選中"test_bsp_xgpio_low_level_example_1.elf", 添加至列表中, 選中新加入的ELF文件并點擊"OK"完成.
在工程管理視圖 | "Sources"窗口 | "Simulation Sources"文件集 | sim_1 | ELF 下能夠看到剛剛關聯上去的ELF文件.
新建激勵文件
點擊"Sources"窗口頂部的"+"按鈕, 打開添加源文件對話框. 選中"Add or create simulation sources", 點擊"Next"繼續.
點擊"Create File"按鈕, 在創建源文件對話框中, 輸入文件名. 點擊"OK", 點擊"Finish".
在彈出的"Define Module"對話框中, 點擊"OK"即可. 激勵文件不需要有定義輸入輸出端口.
雙擊打開"sim_system.v"文件, 復制"system_wrapper.v"文件中的如下內容到"sim_system.v"的模塊中.
wire [7:0]led_8bits_tri_o; wire reset; wire rs232_uart_rxd; wire rs232_uart_txd; wire sysclk_125_clk_n; wire sysclk_125_clk_p; system system_i (.led_8bits_tri_o(led_8bits_tri_o), .reset(reset), .rs232_uart_rxd(rs232_uart_rxd), .rs232_uart_txd(rs232_uart_txd), .sysclk_125_clk_n(sysclk_125_clk_n), .sysclk_125_clk_p(sysclk_125_clk_p));
修改sim_system.v"文件中, system_i的輸入信號為"reg"類型, 編寫"initial"塊對輸入信號進行初始化, 為時鐘信號編寫激勵, 將"timescale" 設置為"1ns / 1ns". 最終生成的代碼如下所示:
`timescale 1ns / 1ns module sim_system; wire [7:0]led_8bits_tri_o; reg reset; reg rs232_uart_rxd; wire rs232_uart_txd; reg sysclk_125_clk_n; wire sysclk_125_clk_p = ~sysclk_125_clk_n; system system_i (.led_8bits_tri_o(led_8bits_tri_o), .reset(reset), .rs232_uart_rxd(rs232_uart_rxd), .rs232_uart_txd(rs232_uart_txd), .sysclk_125_clk_n(sysclk_125_clk_n), .sysclk_125_clk_p(sysclk_125_clk_p)); initial begin reset = 1; rs232_uart_rxd = 1; sysclk_125_clk_n = 0; #100; reset = 0; // 復位完成 end always #4 sysclk_125_clk_n = ~sysclk_125_clk_n; // 125M endmodule
從"Source"窗口中,選中激勵文件"sim_system.v", 右鍵選擇菜單"Set as Top", 將激勵文件設置為頂層.
點擊左側"Flow Navigator"工具窗口中的"Simulation" | "Run Simulation", 點擊"Run Behavioral Simulation", 運行行為仿真.
編譯成功后會自動打開仿真("SIMULATION")視圖, 主工具欄會增加如下幾個工具圖標:
為了能夠快速看出仿真效果,縮短仿真時間, 在SDK 中修改"xgpio_low_level_example.c"文件中的宏常量"LED_DELAY" 改為1000 并保存, SDK在保存后會自動進行編譯, 更新ELF文件.
#define LED_DELAY 1000
切回Vivado, 點擊重新仿真("Relaunch Simulation")按鈕.
設置仿真時間為500us, 點擊運行指定時間("Run for 500us")按鈕.最終的仿真時序圖如下所示.
- Vivado設計套件用戶指南:邏輯仿真
- YL-KL26Z-V3開發板上仿真工具驅動 82次下載
- SVPWM仿真模型資源下載 36次下載
- 動物群體逃生行為及群體虛擬仿真實驗 11次下載
- 模型驅動的分布式衛星終端用戶行為仿真 17次下載
- ADS系統級仿真 399次下載
- 非對稱親密同伴的交互行為仿真實驗分析 4次下載
- 車聯網環境中混合車流的車輛換道行為決策模型 14次下載
- 基于遷移學習的駕駛分心行為識別模型 10次下載
- Vivado 開發教程(一) 創建新硬件工程
- FPGA仿真的學習課件和工程文件免費下載 30次下載
- 虛擬仿真開發工具Proteus的使用教程 0次下載
- Xilinx Vivado SDK 2017.2 0616 1 Win64軟件免費下載 320次下載
- 基于Vivado 的Basys3開發板的解碼教程 66次下載
- 流水線ADC的行為級仿真 21次下載
- 使用Cauer網絡仿真熱行為與對開關損耗影響的評估 1363次閱讀
- RTL仿真中X態行為的傳播—從xprop說起 1572次閱讀
- 使用JTAG仿真器在vivado環境下抓信號時報錯咋辦? 2852次閱讀
- Vivado2018版本中Modelsim的配置 1462次閱讀
- ?Vivado開發軟件下板驗證教程 976次閱讀
- Xilinx FPGA Vivado開發流程介紹 3329次閱讀
- 使用VCS仿真Vivado IP核時遇到的問題及解決方案 1993次閱讀
- SpinalHDL運行VCS+Vivado相關仿真 2304次閱讀
- xilinx Vivado工具使用技巧 3934次閱讀
- Vivado中PLL開發調用IP的方法 1w次閱讀
- Vivado下的仿真詳細過程 3.7w次閱讀
- 基于Vivado HLS的計算機視覺開發 1405次閱讀
- Vivado軟件仿真DDS核的過程中應該注意的問題 9659次閱讀
- 基于linux系統實現的vivado調用VCS仿真教程 1.1w次閱讀
- xilinx vivado的五種仿真模式和區別 1.6w次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多