汽車音響導(dǎo)航系統(tǒng)高速DDR200 PCB的信號(hào)完整性設(shè)計(jì)分析
2017-11-27 |
rar |
0.6 MB |
次下載 |
1積分
資料介紹
在以往汽車音響的系統(tǒng)設(shè)計(jì)當(dāng)中, 一塊PCB上的最高時(shí)鐘頻率在30~50MHz已經(jīng)算是很高了,而現(xiàn)在多數(shù)PCB的時(shí)鐘頻率超過100MHz,有的甚至達(dá)到了GHz數(shù)量級(jí)。為此,傳統(tǒng)的以網(wǎng)表驅(qū)動(dòng)的串行式設(shè)計(jì)方法已經(jīng)不能滿足今天的設(shè)計(jì)要求,現(xiàn)在必須采用更新的設(shè)計(jì)理念和設(shè)計(jì)方法,即將以網(wǎng)表驅(qū)動(dòng)的串行的設(shè)計(jì)過程, 改變成將整個(gè)設(shè)計(jì)各環(huán)節(jié)并行考慮的一個(gè)并行過程。也就是說將以往只在PCB布局、布線階段才考慮的設(shè)計(jì)要求和約束條件, 改在原理圖設(shè)計(jì)階段就給予足夠的關(guān)注和評(píng)估,在設(shè)計(jì)初期就開始分析關(guān)鍵器件的選擇,構(gòu)想關(guān)鍵網(wǎng)線的拓?fù)浣Y(jié)構(gòu),端接匹配網(wǎng)絡(luò)的設(shè)定, 以及在布線開始前就充分考慮PCB的疊層結(jié)構(gòu),減免信號(hào)間的串?dāng)_方法,保證電源完整性和時(shí)序等因素。
本文主要介紹在汽車音響導(dǎo)航系統(tǒng)中使用的高速DDR200,在兼顧高速電路的基本理論和專業(yè)化設(shè)計(jì)經(jīng)驗(yàn)的指導(dǎo)下, 保證信號(hào)完整性的PCB設(shè)計(jì)方法。
1 什么是DDR 及其基本工作原理
DDR SDRAM, 習(xí)慣稱為DDR.DDR SDRAM即雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。
DDR內(nèi)存是在SDRAM 內(nèi)存基礎(chǔ)上發(fā)展而來的。SDRAM在一個(gè)時(shí)鐘周期內(nèi)只傳輸一次數(shù)據(jù), 它是在時(shí)鐘的上升期進(jìn)行數(shù)據(jù)傳輸;而DDR內(nèi)存則是一個(gè)時(shí)鐘周期內(nèi)傳輸兩次數(shù)據(jù), 它能夠在時(shí)鐘的上升期和下降期各傳輸一次數(shù)據(jù),因此稱為雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。DDR內(nèi)存可以在與SDRAM相同的總線頻率下達(dá)到雙倍的數(shù)據(jù)傳輸率。
如下圖1和圖2所示,DDR SDRAM相對(duì)SDRAM多了兩個(gè)信號(hào): CLK# 與DQS。
CLK# 與正常CLK時(shí)鐘相位相反, 形成差分時(shí)鐘信號(hào)。而數(shù)據(jù)的傳輸在CLK與CLK# 的交叉點(diǎn)進(jìn)行, 即在CLK的上升與下降沿(此時(shí)正好是CLK#的上升沿)都有數(shù)據(jù)被觸發(fā),從而實(shí)現(xiàn)雙倍速率傳輸。
DQS(DQ STrobe、數(shù)據(jù)選取脈沖)是DDRSDRAM中的重要功能, 主要用來在一個(gè)時(shí)鐘周期內(nèi)準(zhǔn)確的區(qū)分出每個(gè)傳輸周期,并在接收端使用DQS來讀出相應(yīng)的數(shù)據(jù)DQ。
DQS在上升沿和下降沿都有效,與數(shù)據(jù)信號(hào)同時(shí)生成。DQS和DQ都是三態(tài)信號(hào)雙向傳輸。在讀操作時(shí),DQS信號(hào)的邊沿在時(shí)序上與DQ 的信號(hào)邊沿處對(duì)齊, 而寫操作時(shí),DQS信號(hào)的邊沿在時(shí)序上與DQ信號(hào)的中心處對(duì)齊。
本文主要介紹在汽車音響導(dǎo)航系統(tǒng)中使用的高速DDR200,在兼顧高速電路的基本理論和專業(yè)化設(shè)計(jì)經(jīng)驗(yàn)的指導(dǎo)下, 保證信號(hào)完整性的PCB設(shè)計(jì)方法。
1 什么是DDR 及其基本工作原理
DDR SDRAM, 習(xí)慣稱為DDR.DDR SDRAM即雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。
DDR內(nèi)存是在SDRAM 內(nèi)存基礎(chǔ)上發(fā)展而來的。SDRAM在一個(gè)時(shí)鐘周期內(nèi)只傳輸一次數(shù)據(jù), 它是在時(shí)鐘的上升期進(jìn)行數(shù)據(jù)傳輸;而DDR內(nèi)存則是一個(gè)時(shí)鐘周期內(nèi)傳輸兩次數(shù)據(jù), 它能夠在時(shí)鐘的上升期和下降期各傳輸一次數(shù)據(jù),因此稱為雙倍速率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。DDR內(nèi)存可以在與SDRAM相同的總線頻率下達(dá)到雙倍的數(shù)據(jù)傳輸率。
如下圖1和圖2所示,DDR SDRAM相對(duì)SDRAM多了兩個(gè)信號(hào): CLK# 與DQS。
CLK# 與正常CLK時(shí)鐘相位相反, 形成差分時(shí)鐘信號(hào)。而數(shù)據(jù)的傳輸在CLK與CLK# 的交叉點(diǎn)進(jìn)行, 即在CLK的上升與下降沿(此時(shí)正好是CLK#的上升沿)都有數(shù)據(jù)被觸發(fā),從而實(shí)現(xiàn)雙倍速率傳輸。
DQS(DQ STrobe、數(shù)據(jù)選取脈沖)是DDRSDRAM中的重要功能, 主要用來在一個(gè)時(shí)鐘周期內(nèi)準(zhǔn)確的區(qū)分出每個(gè)傳輸周期,并在接收端使用DQS來讀出相應(yīng)的數(shù)據(jù)DQ。
DQS在上升沿和下降沿都有效,與數(shù)據(jù)信號(hào)同時(shí)生成。DQS和DQ都是三態(tài)信號(hào)雙向傳輸。在讀操作時(shí),DQS信號(hào)的邊沿在時(shí)序上與DQ 的信號(hào)邊沿處對(duì)齊, 而寫操作時(shí),DQS信號(hào)的邊沿在時(shí)序上與DQ信號(hào)的中心處對(duì)齊。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 基于信號(hào)完整性分析的高速數(shù)字PCB 的設(shè)計(jì)方法SI PCB.zip
- 高速電路信號(hào)完整性分析與設(shè)計(jì)—PCB設(shè)計(jì)2 0次下載
- 高速電路信號(hào)完整性分析與設(shè)計(jì)—PCB設(shè)計(jì)1 0次下載
- 高速電路信號(hào)完整性分析與設(shè)計(jì)—信號(hào)完整性仿真 0次下載
- 高速電路信號(hào)完整性分析與設(shè)計(jì)—調(diào)試技巧 6次下載
- 高速PCB電源完整性設(shè)計(jì)與分析 0次下載
- 高速 PCB 信號(hào)完整性仿真分析.pdf 50次下載
- 基于信號(hào)完整性分析的PCB設(shè)計(jì)解析 0次下載
- 高速PCB電路板的信號(hào)完整性設(shè)計(jì) 0次下載
- 針對(duì)DDR2-800和DDR3的PCB信號(hào)完整性設(shè)計(jì) 0次下載
- 信號(hào)完整性分析及其在高速PCB設(shè)計(jì)中的應(yīng)用 15次下載
- 針對(duì)DDR2-800和DDR3的PCB信號(hào)完整性設(shè)計(jì) 0次下載
- 高速電路信號(hào)完整性分析與設(shè)計(jì)二 102次下載
- 高速數(shù)字電路信號(hào)完整性分析與設(shè)計(jì) 0次下載
- 基于信號(hào)完整性分析的高速數(shù)字PCB的設(shè)計(jì)方法
- 什么是信號(hào)完整性 627次閱讀
- DDR4信號(hào)完整性測試要求 1446次閱讀
- 電源完整性仿真與EMC分析 825次閱讀
- 信號(hào)完整性測試概述 1988次閱讀
- 信號(hào)完整性分析 3172次閱讀
- 無故障高速電路設(shè)計(jì)的信號(hào)完整性分析 1971次閱讀
- 基于信號(hào)完整性的高速PCB設(shè)計(jì)流程解析 2116次閱讀
- 如何在考慮信號(hào)完整性的情況下進(jìn)行高速的PCB設(shè)計(jì) 1114次閱讀
- PCB信號(hào)完整性有哪幾步_如何確保PCB設(shè)計(jì)信號(hào)完整性 1.1w次閱讀
- 高速串行總線的信號(hào)完整性驗(yàn)證 2334次閱讀
- DDR2和DDR3在印制線路板(PCB)時(shí)信號(hào)完整性和電源完整性方案 2824次閱讀
- 基于Cadence_Allegro的高速PCB設(shè)計(jì)信號(hào)完整性分析與仿真 4497次閱讀
- 提高信號(hào)完整性的PCB材料 1223次閱讀
- DSP系統(tǒng)中信號(hào)完整性的實(shí)例分析 1575次閱讀
- 嵌入式系統(tǒng)的信號(hào)完整性理論分析 1221次閱讀
下載排行
本周
- 1如何正確測試電源的紋波
- 0.36 MB | 2次下載 | 免費(fèi)
- 2Modbus測試工具
- 0.72 MB | 1次下載 | 2 積分
- 3550W充電機(jī)原理圖
- 0.13 MB | 1次下載 | 6 積分
- 4TAS5411Q1EVM用戶指南
- 2.24MB | 次下載 | 免費(fèi)
- 5DRV2605LDGS觸覺驅(qū)動(dòng)迷你板用戶指南
- 3.13MB | 次下載 | 免費(fèi)
- 6廣告牌循環(huán)彩燈PLC控制系統(tǒng)
- 1.33 MB | 次下載 | 1 積分
- 7鋁電解電容器基本化學(xué)知識(shí)
- 0.16 MB | 次下載 | 免費(fèi)
- 8E4991A操作手冊(cè)/說明書
- 8.89 MB | 次下載 | 10 積分
本月
- 1使用單片機(jī)實(shí)現(xiàn)七人表決器的程序和仿真資料免費(fèi)下載
- 2.96 MB | 44次下載 | 免費(fèi)
- 2美的電磁爐維修手冊(cè)大全
- 1.56 MB | 22次下載 | 5 積分
- 33314A函數(shù)發(fā)生器維修手冊(cè)
- 16.30 MB | 13次下載 | 免費(fèi)
- 4使用TL431設(shè)計(jì)電源
- 0.67 MB | 8次下載 | 免費(fèi)
- 5感應(yīng)筆電路圖
- 0.06 MB | 8次下載 | 免費(fèi)
- 6LZC3106G高性能諧振控制器中文手冊(cè)
- 1.29 MB | 7次下載 | 1 積分
- 7SMD LED選型手冊(cè) 貼片燈珠
- 5.47 MB | 5次下載 | 免費(fèi)
- 8萬用表UT58A原理圖
- 0.09 MB | 4次下載 | 5 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935119次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233084次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73807次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65987次下載 | 10 積分
評(píng)論
查看更多