資料介紹
1 引言
隨著現代通信技術的不斷發展,對頻率源的要求越來越高。一方面,由于通信容量的迅速擴大,使得通信頻譜不斷向高端擴展;另一方面,由于頻譜資源的相對匱乏,必須提高頻譜利用率,進而對頻率源的頻譜純度和頻率穩定度都提出了更高的要求。
在無線通信領域中,為了提高頻譜利用率,現代通信系統對頻率合成器的精度、頻率分辨率、轉換時間和頻譜純度等指標提出了越來越高的要求。頻率合成的方法主要有直接頻率合成(DS)、間接頻率合成(PLL)和直接數字頻率合成(DDS)等方案。直接頻率合成體積大、成本高, 有較多的雜散輸出,這些因素限制了它的使用。間接頻率合成PLL雖然體積小、成本低,但是其相位噪聲、分辨率、轉換速度等指標之間的矛盾也限制了其使用范圍。采用可變參考源驅動的鎖相頻率合成器是解決這一矛盾的一種較好的方案,但可變參考源的特性對這一方案是至關重要的。作為一個頻率合成器的參考源,首先應具有良好的頻譜特性,即具有較低的相位噪聲和較小的雜散輸出。
2 X波段頻率合成器主要技術指標和方案分析
2.1 主要技術指標
頻率范圍X波段(13.2~13.5GHz)
步進1MHz
相位噪聲-65dBc/Hz@1kHz
雜散-50dBc
2.2 方案分析
通過分析X波段寬帶頻率合成器的性能指標要求可知, 工作頻段、步進頻率及相位噪聲指標要求是確定基本方案框架的關鍵, 所以由此入手選擇方案。由于要求的輸出頻率高、步進小,考慮到直接采用單一鎖相方案,為了實現1MHz的步進,參考頻率取1MHz,這樣倍頻次數最高高達12500, 達到相位噪聲指標要求。實驗采用了PLL的方式,提高鑒相頻率,圖1是基本實驗方案圖。
PLL頻率合成器由D數字頻率合成器作為參考源,驅動PLL環路,在設計我們中采用Peregnine 公司的PE3236頻率合成芯片構成一個PLL頻率合成器。E3236時一款能夠合成頻率2.2GHZ的高性能集成鎖相環。它由一個前向分頻器,計數器,鑒相器和控制邏輯單元組成。雙模分頻器對VCO頻率10分頻或11分頻,這取決于模值的選擇。計數器R和M分別對參考頻率和前置分頻器再分頻,分頻倍數為20-bit寄存器存儲的整數值。另一個計數器A用在模式選擇邏輯理。鑒相器產生高頻和低頻的控制信號。控制邏輯包括一個可選擇的芯片接口,數據可以通過串行總線,并行總線或到導線連入接口。這里還有各種操作和測試模式以及鎖相監測。
圖1 PLL基本方案圖
在鎖相環路之間加了帶通濾波器,此濾波器在系統的雜散抑制方面有很大作用。壓控振蕩器為Hittite公司的HMC401VCO,其輸出頻段覆蓋X波段為13.2~13.5GHz 。將VCO的輸出分頻后反饋至鑒相器,在選擇分頻次數時,應注意所選用分頻器對輸出信號的其它次諧波抑制,以免其出現在輸出頻段內導致誤鎖的情況出現,我們選用了Hittite公司的8次分頻器HMC494LP3,功率較大的分諧波為三次諧波,離所需頻帶較遠,可用低通濾波器濾出。最終VCO輸出的頻率范圍為13.2~13.5GHz。
2.2.1 相位噪聲分析
PLL實際上是一個分頻系統,理論上輸出相噪應該以分頻比N相對于時鐘相噪優化20lgN。當PLL用于倍頻時,理論上經PLL倍頻N /R倍, 相噪惡化應為20lg(N /R)。但在實踐中發現, 這樣計算出的相位噪聲與實測結果不相符。工程中應用的分頻器大多是數字計數分頻器, 數字電路對相位噪聲將會帶來額外的惡化, 從而抵消了分頻對相噪的優化。所以在實踐中我們一般采用如下公式來計算相噪的惡化:
L(dB)= 20lg(fo/fc)=20lgN dB (1)
上式計算的結果與實際結果很相近。也就是說R分頻器沒有優化相噪, 他本身帶來的相噪惡化與分頻優化基本相當。當要求頻率跳變步長很小時, 如果只使用PLL來實現, 則鑒相頻率就要取得很小, 由(1)可知相噪的惡化必然很嚴重。
另一方面,鎖相中的鑒相器有一定的噪聲基底,鎖相源噪聲與鑒相頻率、PD噪聲基底和輸出頻率或分頻比N的關系可以表示為
L0(1Hz)= Lfloop(1Hz)+10lgN+10lgfo dB (2)
其中L0(1Hz)為1Hz帶寬內的PD噪聲基底,N=f0/fd,f0為輸出頻率,fd為鑒相頻率??梢钥闯?, 無論從PLL的相噪和鑒相器的相噪基底出發分析相位噪聲指標均滿足要求。
2.2.2 雜散
PLL的雜散來源主要有:PLL鑒相頻率的泄漏。PLL本身相當于一個窄帶高Q值的跟蹤濾波器,大部分的遠端雜散都會被抑制的很好。這里我們關心的是落在環路帶寬內的雜散分量,這樣的窄帶雜散水平通過調整的雜散抑制度可以達到比較好的抑制,可以初步得出實現雜散抑制為-50dBc是可能的。無論采用哪種鑒頻鑒相器,VCO的控制電壓都不可能是理想的直流電壓,其中包括鑒相頻率分量及其諧波分量。如果環路濾波器不能有效地抑制這些頻率分量,其將對VCO進行調制,產生雜散輸出。由于諧波頻率遠大于PLL的環路帶寬,因此主要需考慮基波分量。
3 電路設計
X波段頻率源的設計重點在于選擇合理的PLL輸出、鎖相環路濾波器的設計以及電路PCB布板和電磁兼容設計。
3.1 環路濾波器的設計
環路濾波器是鎖相環電路中最重要的一個部分,它的性能好壞直接關系到鎖相輸出的相位噪聲和雜散指標,鎖定時間。環路對帶內噪聲呈低通濾波,對VCO噪聲呈高通特性,所以選擇環路帶寬在兩噪聲源譜密度的交叉點附近總是比較接近于最佳狀態的。環路濾波器分為有源濾波和無源濾波,當VCO的調諧電壓超過鑒相器的最大輸出電壓時,就要用到有源環路。使用有源環路時,選擇合適的運算放大器對環路的性能有很重要的影響,主要影響的參數有噪聲電壓、噪聲電流、轉換速率、偏置電流。其中噪聲電壓、噪聲電流主要影響輸出信號的相噪特性,而轉換速率、偏置電流對雜散和轉換時間的影響較大。此外運算放大器的偏置電壓對輸出信號的相位噪聲影響也較大。
3.2 PCB的布板和電磁兼容設計
3.2.1 優質電源和良好的電源濾波
對于PLL電路,要得到頻譜純度高的信號,電源穩定度是非常主要的指標??蛇x用串聯穩壓器,做好直流電源與控制電源的去耦來減小外界信號對電源的干擾。
隨著現代通信技術的不斷發展,對頻率源的要求越來越高。一方面,由于通信容量的迅速擴大,使得通信頻譜不斷向高端擴展;另一方面,由于頻譜資源的相對匱乏,必須提高頻譜利用率,進而對頻率源的頻譜純度和頻率穩定度都提出了更高的要求。
在無線通信領域中,為了提高頻譜利用率,現代通信系統對頻率合成器的精度、頻率分辨率、轉換時間和頻譜純度等指標提出了越來越高的要求。頻率合成的方法主要有直接頻率合成(DS)、間接頻率合成(PLL)和直接數字頻率合成(DDS)等方案。直接頻率合成體積大、成本高, 有較多的雜散輸出,這些因素限制了它的使用。間接頻率合成PLL雖然體積小、成本低,但是其相位噪聲、分辨率、轉換速度等指標之間的矛盾也限制了其使用范圍。采用可變參考源驅動的鎖相頻率合成器是解決這一矛盾的一種較好的方案,但可變參考源的特性對這一方案是至關重要的。作為一個頻率合成器的參考源,首先應具有良好的頻譜特性,即具有較低的相位噪聲和較小的雜散輸出。
2 X波段頻率合成器主要技術指標和方案分析
2.1 主要技術指標
頻率范圍X波段(13.2~13.5GHz)
步進1MHz
相位噪聲-65dBc/Hz@1kHz
雜散-50dBc
2.2 方案分析
通過分析X波段寬帶頻率合成器的性能指標要求可知, 工作頻段、步進頻率及相位噪聲指標要求是確定基本方案框架的關鍵, 所以由此入手選擇方案。由于要求的輸出頻率高、步進小,考慮到直接采用單一鎖相方案,為了實現1MHz的步進,參考頻率取1MHz,這樣倍頻次數最高高達12500, 達到相位噪聲指標要求。實驗采用了PLL的方式,提高鑒相頻率,圖1是基本實驗方案圖。
PLL頻率合成器由D數字頻率合成器作為參考源,驅動PLL環路,在設計我們中采用Peregnine 公司的PE3236頻率合成芯片構成一個PLL頻率合成器。E3236時一款能夠合成頻率2.2GHZ的高性能集成鎖相環。它由一個前向分頻器,計數器,鑒相器和控制邏輯單元組成。雙模分頻器對VCO頻率10分頻或11分頻,這取決于模值的選擇。計數器R和M分別對參考頻率和前置分頻器再分頻,分頻倍數為20-bit寄存器存儲的整數值。另一個計數器A用在模式選擇邏輯理。鑒相器產生高頻和低頻的控制信號。控制邏輯包括一個可選擇的芯片接口,數據可以通過串行總線,并行總線或到導線連入接口。這里還有各種操作和測試模式以及鎖相監測。
圖1 PLL基本方案圖
在鎖相環路之間加了帶通濾波器,此濾波器在系統的雜散抑制方面有很大作用。壓控振蕩器為Hittite公司的HMC401VCO,其輸出頻段覆蓋X波段為13.2~13.5GHz 。將VCO的輸出分頻后反饋至鑒相器,在選擇分頻次數時,應注意所選用分頻器對輸出信號的其它次諧波抑制,以免其出現在輸出頻段內導致誤鎖的情況出現,我們選用了Hittite公司的8次分頻器HMC494LP3,功率較大的分諧波為三次諧波,離所需頻帶較遠,可用低通濾波器濾出。最終VCO輸出的頻率范圍為13.2~13.5GHz。
2.2.1 相位噪聲分析
PLL實際上是一個分頻系統,理論上輸出相噪應該以分頻比N相對于時鐘相噪優化20lgN。當PLL用于倍頻時,理論上經PLL倍頻N /R倍, 相噪惡化應為20lg(N /R)。但在實踐中發現, 這樣計算出的相位噪聲與實測結果不相符。工程中應用的分頻器大多是數字計數分頻器, 數字電路對相位噪聲將會帶來額外的惡化, 從而抵消了分頻對相噪的優化。所以在實踐中我們一般采用如下公式來計算相噪的惡化:
L(dB)= 20lg(fo/fc)=20lgN dB (1)
上式計算的結果與實際結果很相近。也就是說R分頻器沒有優化相噪, 他本身帶來的相噪惡化與分頻優化基本相當。當要求頻率跳變步長很小時, 如果只使用PLL來實現, 則鑒相頻率就要取得很小, 由(1)可知相噪的惡化必然很嚴重。
另一方面,鎖相中的鑒相器有一定的噪聲基底,鎖相源噪聲與鑒相頻率、PD噪聲基底和輸出頻率或分頻比N的關系可以表示為
L0(1Hz)= Lfloop(1Hz)+10lgN+10lgfo dB (2)
其中L0(1Hz)為1Hz帶寬內的PD噪聲基底,N=f0/fd,f0為輸出頻率,fd為鑒相頻率??梢钥闯?, 無論從PLL的相噪和鑒相器的相噪基底出發分析相位噪聲指標均滿足要求。
2.2.2 雜散
PLL的雜散來源主要有:PLL鑒相頻率的泄漏。PLL本身相當于一個窄帶高Q值的跟蹤濾波器,大部分的遠端雜散都會被抑制的很好。這里我們關心的是落在環路帶寬內的雜散分量,這樣的窄帶雜散水平通過調整的雜散抑制度可以達到比較好的抑制,可以初步得出實現雜散抑制為-50dBc是可能的。無論采用哪種鑒頻鑒相器,VCO的控制電壓都不可能是理想的直流電壓,其中包括鑒相頻率分量及其諧波分量。如果環路濾波器不能有效地抑制這些頻率分量,其將對VCO進行調制,產生雜散輸出。由于諧波頻率遠大于PLL的環路帶寬,因此主要需考慮基波分量。
3 電路設計
X波段頻率源的設計重點在于選擇合理的PLL輸出、鎖相環路濾波器的設計以及電路PCB布板和電磁兼容設計。
3.1 環路濾波器的設計
環路濾波器是鎖相環電路中最重要的一個部分,它的性能好壞直接關系到鎖相輸出的相位噪聲和雜散指標,鎖定時間。環路對帶內噪聲呈低通濾波,對VCO噪聲呈高通特性,所以選擇環路帶寬在兩噪聲源譜密度的交叉點附近總是比較接近于最佳狀態的。環路濾波器分為有源濾波和無源濾波,當VCO的調諧電壓超過鑒相器的最大輸出電壓時,就要用到有源環路。使用有源環路時,選擇合適的運算放大器對環路的性能有很重要的影響,主要影響的參數有噪聲電壓、噪聲電流、轉換速率、偏置電流。其中噪聲電壓、噪聲電流主要影響輸出信號的相噪特性,而轉換速率、偏置電流對雜散和轉換時間的影響較大。此外運算放大器的偏置電壓對輸出信號的相位噪聲影響也較大。
3.2 PCB的布板和電磁兼容設計
3.2.1 優質電源和良好的電源濾波
對于PLL電路,要得到頻譜純度高的信號,電源穩定度是非常主要的指標??蛇x用串聯穩壓器,做好直流電源與控制電源的去耦來減小外界信號對電源的干擾。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 一種用DDS激勵PLL的X波段頻率合成器的設計方案
- ADF435微波寬帶頻率合成器資料分享 2次下載
- UG-161:PLL頻率合成器評估板
- 鎖相環頻率合成器和分立式頻率合成器的詳細對比
- 基于X波段的經典設計匯總 9次下載
- 基于DDS驅動PLL結構的寬帶頻率合成器的設計與實現 9次下載
- 145152頻率合成器及其應用 19次下載
- 一種X波段頻率合成器的設計方案 39次下載
- 同步多個基于DDS的頻率合成器AD9850 56次下載
- 基于PE3236的L波段頻率合成器設計 48次下載
- 射頻鎖相頻率合成器的設計與仿真 101次下載
- 多通道頻率合成器應用得益于精密頻率合成技術
- DDS PLL短波頻率合成器設計
- ΣΔ技術在鎖相環頻率合成器中的應用
- AD9850 DDS 頻率合成器的原理及應用
- 采用ADI公司ADF4107芯片研制C波段頻率合成器 1107次閱讀
- 關于相位鎖定環(PLL)頻率合成器的設計和分析 1220次閱讀
- 數字頻率合成器的作用 841次閱讀
- 如何制作一個音頻合成器? 1840次閱讀
- 將MAX2902與外部頻率合成器組合 597次閱讀
- 咨詢應用工程師:PLL頻率合成器 993次閱讀
- 集成單片PLL頻率合成器芯片的原理、結構特點及應用分析 5706次閱讀
- 基于DDS和雙鎖相環頻率合成器實現雙環數字調諧系統的設計 3837次閱讀
- 雙環集成鎖相環頻率合成器MBl5U36的性能特點及典型應用分析 5822次閱讀
- 基于AD9954和ADF4113芯片實現頻率合成器的設計 3574次閱讀
- 基于集成鎖相環頻率合成芯片PE3236實現鎖相式頻率合成器的設計 4569次閱讀
- 頻率合成器MBl5U36的結構性能及應用分析 2521次閱讀
- 基于鎖相環頻率合成器的關于合成器的簡要概述 4566次閱讀
- 淺談單片機控制頻率合成器 MC145151-2 的輸出頻率及源代碼 6906次閱讀
- 基于DDS芯片和集成鎖相芯片構成的寬頻合成器設計 2675次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1490次下載 | 免費
- 2單片機典型實例介紹
- 18.19 MB | 93次下載 | 1 積分
- 3S7-200PLC編程實例詳細資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費
- 6基于AT89C2051/4051單片機編程器的實驗
- 0.11 MB | 4次下載 | 免費
- 7基于單片機和 SG3525的程控開關電源設計
- 0.23 MB | 3次下載 | 免費
- 8基于單片機的紅外風扇遙控
- 0.23 MB | 3次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關電源設計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉中文版)
- 78.1 MB | 537791次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多