當設計的規模動輒幾十億門,系統驗證時間不斷的增加,硬件驗證系統幾乎是驗證工程師不可或缺的利器,因此對高性能硬件驗證系統提出了更多的需求。
本期的技術視頻將針對FPGA原型驗證系統和硬件仿真器兩種硬件驗證平臺和大家探討:
當前SoC設計規模的增大帶來的驗證周期大幅增長,如何實現快速迭代節省人力投入及時間?如何加速turnaround?
當原型驗證與硬件加速器合二為一,能否成為用戶在系統級驗證場景下的最優選擇?
Part 1: 4mins
面向系統級芯片驗證的硬件平臺介紹
在大規模芯片的驗證流程中,硬件仿真和原型驗證都是必經的驗證環節,以解決不同的驗證需求。
但常見的硬件仿真和原型驗證系統產品,二者的系統和使用互相割裂,使得用戶面臨多種挑戰,要解決這些挑戰,必須要有從軟件、硬件到調試的整體解決方案,讓硬件仿真和原型驗證兩種驗證系統能緊密集成,無縫切換。
Part 2: 3mins
FPGA原型驗證與硬件仿真的驗證場景
無論是原型驗證還是硬件仿真,都是非常常用的兩種工具。
對于硬件驗證產品來講,不僅要有工具,還要有配套的解決方案,比如一些子卡、Virtual的方案,才能完整地構建整個驗證場景。不同的驗證場景往往需要兩種工具進行切換,甚至需要匹配不同的團隊和資源投入。
Part 3: 3mins
應用場景案例分享
FPGA原型驗證系統平臺和Emulator硬件仿真平臺二者的設計目標和應用場景各有差異,但同時兩者也能很好結合。
我們將通過多核CPU系統、5G終端以及視頻處理三個應用場景案例和大家分享芯華章樺捷HuaPro P2E通過統一軟硬件平臺支持硬件仿真與原型驗證雙工作模式,減少大家在兩個相對割裂的平臺上投入。
審核編輯:湯梓紅
-
FPGA
+關注
關注
1629文章
21744瀏覽量
603612 -
cpu
+關注
關注
68文章
10870瀏覽量
211878 -
原型驗證
+關注
關注
0文章
22瀏覽量
10754 -
仿真器
+關注
關注
14文章
1018瀏覽量
83764
原文標題:技術分享 | 軟硬協同解決大規模芯片系統級驗證難題
文章出處:【微信號:X-EPIC,微信公眾號:芯華章科技】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論