完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 硬件
硬件(英文名Hardware)是計(jì)算機(jī)硬件的簡稱(中國大陸及香港用語,臺灣作硬體),是指計(jì)算機(jī)系統(tǒng)中由電子,機(jī)械和光電元件等組成的各種物理裝置的總稱。這些物理裝置按系統(tǒng)結(jié)構(gòu)的要求構(gòu)成一個(gè)有機(jī)整體為計(jì)算機(jī)軟件運(yùn)行提供物質(zhì)基礎(chǔ)。
文章:1946個(gè) 瀏覽:66269次 帖子:807個(gè)
Zynq-7000 SoC ZC702 評估套件產(chǎn)品描述
Zynq-7000 SoC ZC702 評估套件包含硬件、設(shè)計(jì)工具、IP 核 以及預(yù)驗(yàn)證參考設(shè)計(jì)的所有基本元件,包括可實(shí)現(xiàn)完整嵌入式處理平臺的目標(biāo)設(shè)計(jì)。...
2019-07-31 標(biāo)簽:賽靈思硬件設(shè)計(jì)工具 2686 0
Artix-7 FPGA AC701 評估套件產(chǎn)品描述
Artix-7 FPGA AC701 評估套件包含擁有領(lǐng)先單位功耗系統(tǒng)性能的 Artix-7 系列,快速滿足成本敏感型應(yīng)用。該套件包含硬件、設(shè)計(jì)工具、I...
2019-07-31 標(biāo)簽:賽靈思硬件設(shè)計(jì)工具 2737 0
Verilog HDL是一種硬件描述語言,以文本形式來描述數(shù)字系統(tǒng)硬件的結(jié)構(gòu)和行為的語言,用它可以表示邏輯電路圖、邏輯表達(dá)式,還可以表示數(shù)字邏輯系統(tǒng)所完...
2019-11-20 標(biāo)簽:電路圖硬件verilog hdl 5483 0
鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析2
Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA中實(shí)現(xiàn)僅需35美分。Alte...
FPGA設(shè)計(jì)的主要難點(diǎn)是熟悉硬件系統(tǒng)以及內(nèi)部資源,保證設(shè)計(jì)的語言能夠?qū)崿F(xiàn)元器件之間的有效配合,提高程序的可讀性以及利用率。這也對設(shè)計(jì)人員提出了比較高的要...
FPGA由邏輯單元、RAM、乘法器等硬件資源組成,通過將這些硬件資源合理組織,可實(shí)現(xiàn)乘法器、寄存器、地址發(fā)生器等硬件電路。
FPGA 芯片硬件結(jié)構(gòu)比較特殊,可以利用事先編輯的邏輯結(jié)構(gòu)文件調(diào)整內(nèi)部結(jié)構(gòu),利用約束的文件來調(diào)整不同邏輯單元的連接和位置,妥善處理好數(shù)據(jù)線路徑,其自身具...
正點(diǎn)原子開拓者FPGA視頻:開發(fā)環(huán)境搭建
軟件開發(fā)環(huán)境(Software Development Environment,SDE)是指在基本硬件和數(shù)字軟件的基礎(chǔ)上,為支持系統(tǒng)軟件和應(yīng)用軟件的工程...
FPGA設(shè)計(jì)的主要難點(diǎn)是熟悉硬件系統(tǒng)以及內(nèi)部資源,保證設(shè)計(jì)的語言能夠?qū)崿F(xiàn)元器件之間的有效配合,提高程序的可讀性以及利用率。這也對設(shè)計(jì)人員提出了比較高的要...
驅(qū)動(dòng)之路-硬件訪問及混雜設(shè)備LED驅(qū)動(dòng)
一些CPU制造廠在它們的芯片中使用單一的地址空間,而一些則為外設(shè)保留獨(dú)立的地址空間,以便和內(nèi)存區(qū)間分開來,這段獨(dú)立與內(nèi)存地址空間的地址空間就叫I/O端口...
2019-05-16 標(biāo)簽:led驅(qū)動(dòng)硬件 401 0
你知道linux常用查看硬件設(shè)備信息命令的方法是什么?
你知道linux常用查看硬件設(shè)備信息命令的方法是什么?
快速搭建系統(tǒng),演示如何連接、測試與驗(yàn)證NI USB數(shù)據(jù)采集設(shè)備!
通過向內(nèi)存空間寫數(shù)據(jù)。硬件會(huì)把硬件上的各種寄存器(外行可以理解為訪問硬件的接口或者操作硬件的工具)映射到某一塊內(nèi)存地址空間上,之后只要用匯編指令,甚至C...
硬件開發(fā)的原理圖設(shè)計(jì)規(guī)范詳細(xì)說明
原理圖網(wǎng)絡(luò)命名時(shí),字母必須為大寫字母,不可以使用字母“O”;可以使用下劃線和左斜線“/”;禁止使用小寫字母、短橫線、*等;
梳理數(shù)據(jù)庫故障恢復(fù)問題的本質(zhì)及其發(fā)展優(yōu)化方向
在數(shù)據(jù)庫系統(tǒng)發(fā)展的歷史長河中,故障恢復(fù)問題始終伴隨左右,也深刻影響著數(shù)據(jù)庫結(jié)構(gòu)的發(fā)展變化。本文希望通過分析不同時(shí)間點(diǎn)的關(guān)鍵研究成果,來梳理數(shù)據(jù)庫故障恢復(fù)...
2019-01-18 標(biāo)簽:硬件數(shù)據(jù)庫 2116 0
手機(jī)作為日常生活中的通信工具,人民對于它的依賴也是越來越大,而且手機(jī)的發(fā)展也是高歌猛進(jìn),更新?lián)Q代也是特別的快。 而手機(jī)都有一個(gè)通病,那就是用一段時(shí)間它就...
簡單連接設(shè)備與云端的創(chuàng)新而有效的平臺
Electric Imp是簡單連接設(shè)備與云端的創(chuàng)新而有效的平臺。硬件、OS、API及云服務(wù)器被整合起來,減少產(chǎn)品發(fā)布的成本和時(shí)間。
集散控制系統(tǒng)簡稱DCS,也可直譯為“分散控制系統(tǒng)”或“分布式計(jì)算機(jī)控制系統(tǒng)”。它采用控制分散、操作和管理集中的基本設(shè)計(jì)思想,采用多層分級、合作自治的結(jié)構(gòu)...
臺達(dá)AH500中型PLC在12軸圓網(wǎng)印花機(jī)上的應(yīng)用
圓網(wǎng)印花機(jī)通常由進(jìn)布裝置、印花機(jī)頭、烘燥裝置、落布裝置等四部分組成。目前,圓網(wǎng)印花機(jī)分為八色、十二色、十六色、二十四色等。圓網(wǎng)印花機(jī)的圓網(wǎng)周長主要有64...
了解軟件開發(fā)人員的需求將成為物聯(lián)網(wǎng)時(shí)代嵌入式工程師的基本要求。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |