完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 譯碼器
譯碼器(decoder)是一類(lèi)多輸入多輸出組合邏輯電路器件,其可以分為:變量譯碼和顯示譯碼兩類(lèi)。 變量譯碼器一般是一種較少輸入變?yōu)檩^多輸出的器件,常見(jiàn)的有n線-2^n線譯碼和8421BCD碼譯碼兩類(lèi);
文章:172個(gè) 瀏覽:50362次 帖子:120個(gè)
信源編碼是一種以提高通信有效性為目的而對(duì)信源符號(hào)進(jìn)行的變換,或者說(shuō)為了減少或消除信源利余度而進(jìn)行的信源符號(hào)變換。具體說(shuō),就是針對(duì)信源輸出符號(hào)序列的統(tǒng)計(jì)特...
高速率低延時(shí)Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn)
這樣,2x時(shí)鐘內(nèi)讀的2片RAM深度分別為2V,寬度2L-1個(gè)狀態(tài)的1 bit路徑信息,共計(jì)4V深度(按之前4V系統(tǒng)時(shí)鐘內(nèi)寫(xiě)入順序標(biāo)記為1a、1b,之...
通過(guò)Viterbi譯碼算法實(shí)現(xiàn)譯碼器優(yōu)化實(shí)現(xiàn)方案
由網(wǎng)格圖的輸入支路特點(diǎn)分析可知,產(chǎn)生任意一個(gè)狀態(tài)節(jié)點(diǎn)Si的輸入條件mi是確定的,即mi=‘1’,i為偶數(shù);mi=‘0’,i為奇數(shù)。輸入條件mi表示譯碼器...
基于SPGD控制算法自適應(yīng)光學(xué)系統(tǒng)的偽隨機(jī)序列的設(shè)計(jì)與要求
隨機(jī)序列是一組滿足特定統(tǒng)計(jì)學(xué)規(guī)律的數(shù)據(jù),在信號(hào)理論分析中應(yīng)用非常普遍。由于 精確的隨機(jī)序列生成方法較為復(fù)雜,產(chǎn)生的隨機(jī)序列不具有可重復(fù)性等特點(diǎn),在很多應(yīng)...
采用VHDL語(yǔ)言實(shí)現(xiàn)線性分組碼編/譯碼器的設(shè)計(jì)與仿真驗(yàn)證
在通信系統(tǒng)中,由于信道存在大量的噪聲和干擾,使得經(jīng)信道傳輸后的接收碼與發(fā)送碼之間存在差異,出現(xiàn)誤碼。在數(shù)字通信系統(tǒng)中常采用差錯(cuò)控制信道編碼技術(shù),以此來(lái)減...
基于第二代數(shù)字衛(wèi)星廣播標(biāo)準(zhǔn)實(shí)現(xiàn)BCH譯碼器的FPGA硬件設(shè)計(jì)
BCH碼是可以糾正多個(gè)隨即錯(cuò)誤的循環(huán)碼,可以用生成多項(xiàng)式g(x)來(lái)構(gòu)成,循環(huán)碼的生成多項(xiàng)式可以表示成g(x)=LCM[g1(x),g2(x),…,gi(...
采用FPGA芯片實(shí)現(xiàn)多碼率QC-LDPC譯碼器的設(shè)計(jì)與測(cè)試
LDPC 碼最早于1962 年由Gallager提出,可以看成是一個(gè)具有稀疏校驗(yàn)矩陣的線性分組碼。自從Mackay 和Neal發(fā)現(xiàn)LDPC 碼的性能非常...
TM1628TM1628是一種帶鍵盤(pán)掃描接口的LED(發(fā)光二極管)驅(qū)動(dòng)控制專(zhuān)用電路,內(nèi)部集成有MCU數(shù)字接口、數(shù)據(jù)鎖存器、LED高壓驅(qū)動(dòng)、鍵盤(pán)掃描等電路...
74HC138組成32線譯碼器的電路圖 74HC138組成32線譯碼器方法
利用這種復(fù)合使能特性,僅需4片74HC138芯片和1個(gè)反相器,即可輕松實(shí)現(xiàn)并行擴(kuò)展,組合成為一個(gè)1-32(5線到32線)譯碼器。
74hc138組成16線譯碼器的做法介紹 淺析74hc138譯碼器16線做法
上圖表明時(shí)第(1)片74HC138工作而第(2)片74LS138禁止,將的0000~0111這8個(gè)代碼譯成8個(gè)低電平信號(hào)。
如何用74HC138譯碼器設(shè)計(jì)一個(gè)全加器? 詳解74HC138設(shè)計(jì)全加器電路
上圖中所使用的74LS138和74HC138兩者功能一樣,74HC138采用高速CMOS工藝制作,自身功耗低,輸出高低電平范圍寬。
74hc138構(gòu)成6-64線譯碼器的方法介紹(電路原理圖、程序)
74HC138譯碼器可接受3位二進(jìn)制加權(quán)地址輸入(A0, A1和A2),并當(dāng)使能時(shí),提供8個(gè)互斥的低有效輸出(Y0至Y7)。
基于74hc138譯碼器實(shí)驗(yàn)分析 詳解74hc138譯碼器實(shí)驗(yàn)
74HC138是一款高速CMOS器件,74HC138引腳兼容低功耗肖特基TTL(LSTTL)系列。74HC138譯碼器可接受3位二進(jìn)制加權(quán)地址輸入(A0...
74hc138三個(gè)輸入對(duì)應(yīng)8個(gè)輸出,意思就是一個(gè)3位的二進(jìn)制輸入對(duì)應(yīng)一個(gè)10進(jìn)制的一位例如ABC輸入111那他那邊的Y就會(huì)輸出對(duì)應(yīng)的一個(gè)位置如果ABC譯...
74hc154相反功能怎么實(shí)現(xiàn)?74HC154級(jí)聯(lián)怎么做?
若要獲得同樣的功能和相反的電平,那么直接在后面加反向器(74hc154)。
所謂信道編碼,也叫差錯(cuò)控制編碼,就是在發(fā)送端對(duì)原數(shù)據(jù)添加冗余信息,這些冗余信息是和原數(shù)據(jù)相關(guān)的,再在接收端根據(jù)這種相關(guān)性來(lái)檢測(cè)和糾正傳輸過(guò)程產(chǎn)生的差錯(cuò),...
cd4026中文資料匯總(cd4026引腳圖及功能_工作原理及應(yīng)用電路)
本文主要介紹了cd4026中文資料匯總(cd4026引腳圖及功能_工作原理及應(yīng)用電路)。CD4026是一款同時(shí)兼?zhèn)涫M(jìn)制計(jì)數(shù)和七段譯碼兩大功能的芯片,通...
2018-05-10 標(biāo)簽:計(jì)數(shù)器譯碼器cd4026 3.9萬(wàn) 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |