完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 賽靈思
提供賽靈思公司最新的技術(shù)和產(chǎn)品信息,工程師最喜歡的賽靈思技術(shù)社區(qū)
文章:1697個(gè) 瀏覽:131410次 帖子:56個(gè)
針對賽靈思ISE工具的verilog編程經(jīng)驗(yàn)小結(jié)
用了半個(gè)多月的ISE,幾乎全是自學(xué)起來的,碰到了很多很多讓人DT好久的小問題,百度也百不到,后來還是都解決了,為了盡量方便以后的剛學(xué)ISE的童鞋不再因?yàn)?..
賽靈思公司提供的Verilog(FPGA/CPLD)設(shè)計(jì)小技巧
這是一個(gè)在設(shè)計(jì)中常犯的錯(cuò)誤列表這些錯(cuò)誤常使得你的設(shè)計(jì)不可靠或速度較慢為了提高你的設(shè)計(jì)性能和提高速度的可靠性你必須確定你的設(shè)計(jì)通過所有的這些檢查 。
Chipworks拆解基于臺(tái)積電28nm HPL工藝的賽靈思Kintex
Chipworks制程分析室的研究人員對使用臺(tái)積電28nm HPL制程工藝(基于gatelast HKMG技術(shù))制作的賽靈思Kintex-7 FPGA芯...
您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場卻斷斷續(xù)續(xù)出錯(cuò)?要不然就是有可能在您使用更高版本的工具鏈進(jìn)行編譯時(shí),它開始出錯(cuò)。您檢查自己的測試平臺(tái)...
FPGA設(shè)計(jì)中的約束文件有3類:用戶設(shè)計(jì)文件(.UCF文件)、網(wǎng)表約束文件(.NCF文件)以及物理約束文件(.PCF文件),可以完成時(shí)序約束、管腳約束以...
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載45:Spartan
本節(jié)將簡單介紹在PlanAhead工具中如何應(yīng)用ChipScope核和分析工具進(jìn)行邏輯調(diào)試與驗(yàn)證。先通過一個(gè)向?qū)hipScope核插入設(shè)計(jì)中,選擇待...
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載44:Spartan
FloorPlanning 工具是PlanAhead 的一個(gè)組成部分,用它可以對FPGA 設(shè)計(jì)進(jìn)行分析,首先找到設(shè)計(jì)中的時(shí)序問題或者擁塞的問題,然后再通...
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載43:Spartan
在ISE 中可以進(jìn)行時(shí)序分析,在PlanAhead 中同樣也可以進(jìn)行時(shí)序分析。下面介紹用PlanAhead 進(jìn)行時(shí)序分析的步驟。
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載42:Spartan
可以將綜合后網(wǎng)表文件導(dǎo)入PlanAhead,然后在PlanAhead 中完成關(guān)鍵時(shí)鐘,以及相關(guān)聯(lián)的I/O 端口的分配。
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載46:Spartan
我們知道,PicoBlaze微控制器只提供一個(gè)中斷輸入口,如果設(shè)計(jì)中需要多個(gè)中斷,可以在FPGA中用邏輯實(shí)現(xiàn)。
Xilinx FPGA 嵌入式系統(tǒng)程序引導(dǎo)和啟動(dòng)的流程
這篇blog想弄清楚FPGA上電配置后程序引導(dǎo)和啟動(dòng)的整個(gè)流程是怎么樣的,不是談?wù)撊绾尉帉慴ootloader。
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載50:Spartan
1. PICOBLAZE 嵌入式系統(tǒng),包括1 個(gè)8 位的方波輸出口,一個(gè)驅(qū)動(dòng)兩位7 段LED 的輸出口,一個(gè)時(shí)鐘輸入和一個(gè)中斷輸入。
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載49:Spartan
通常情況下,如果對性能要求不是太高,最好是讓PicoBlaze在低頻下工作,因?yàn)樗幚淼耐庠O(shè)一般為低速設(shè)備,例如,串行通信,按鍵等。另外,低頻工作也會(huì)...
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載48:Spartan
PicoBlaze微控制器實(shí)際上包含兩個(gè)部分,分別是內(nèi)核KCPSM3 和指令存儲(chǔ)器ROM。
Xilinx可編程邏輯器件設(shè)計(jì)與開發(fā)(基礎(chǔ)篇)連載47:Spartan
PicoBlaze微控制器支持最大256個(gè)輸入口和256 個(gè)輸出口,PicoBlaze與輸入和輸出有關(guān)的信號(hào)在“PicoBlaze微控制器接口信號(hào)”部分...
開啟400G以太網(wǎng):Spirent 400G以太網(wǎng)測試系統(tǒng)
在法國尼斯舉行的2014WDM和下一代光纖網(wǎng)絡(luò)研討會(huì)上,思博倫通信 和 賽靈思公司討論了通過Spirent 400G以太網(wǎng)測試系統(tǒng)對華為NE5000E以...
運(yùn)行于Zynq SoC上μITRON(操作系統(tǒng))的繼任者:eT
eT-Kernel是由eSOL公司推出的基于T-Engine的操作系統(tǒng),有望成為?ITRON操作系統(tǒng)的繼任者,可在Zynq SoC上運(yùn)行。
基于賽靈思Kintex-7 FPGA設(shè)計(jì)或硬件原型的快速部署方法
PLDA集團(tuán)的990美元XpressK7 PCIe板卡,為系統(tǒng)設(shè)計(jì)師提供了一個(gè)基于賽靈思Kintex-7 FPGA設(shè)計(jì)或硬件原型的快速部署方法。這個(gè)主板...
2017-02-10 標(biāo)簽:FPGAFPGA設(shè)計(jì)賽靈思 2367 0
基于FPGA的低成本MIPI接口,專門針對視頻顯示器和攝像頭的。設(shè)計(jì)嵌入式系統(tǒng)DSI和CSI-2視頻接口的用戶現(xiàn)在即可采用低成本MIPI接口
Maxim為三款Xilinx FPGA參考設(shè)計(jì)提供電源管理方案
Maxim Integrated Products, Inc. (NASDAQ: MXIM)宣布成為Xilinx UltraScale FPGA電源方案...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |