完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > axi總線
文章:49個(gè) 瀏覽:14264次 帖子:14個(gè)
SoC設(shè)計(jì)中總線協(xié)議AXI4與AXI3的主要區(qū)別詳解
AXI4和AXI3是高級擴(kuò)展接口(Advanced eXtensible Interface)的兩個(gè)不同版本,它們都是用于SoC(System on C...
2024-05-10 標(biāo)簽:處理器寄存器數(shù)據(jù)傳輸 6837 0
AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺之PL通過NoC讀寫DDR4實(shí)驗(yàn)(4)
Versal的DDR4是通過NoC訪問,因此需要添加NoC IP進(jìn)行配置。
【芯片設(shè)計(jì)】握手協(xié)議的介紹與時(shí)序說明
最早接觸到握手協(xié)議是在校期間學(xué)習(xí)PCIe的AXI總線時(shí),至今日雖然PCIe的結(jié)構(gòu)已經(jīng)忘得一干二凈,但握手協(xié)議經(jīng)過不斷的使用還算掌握的不錯(cuò)。
2023-12-11 標(biāo)簽:芯片設(shè)計(jì)AXI總線PCIe接口 3341 0
Bluespec SytemVerilog握手協(xié)議接口轉(zhuǎn)換設(shè)計(jì)實(shí)現(xiàn)
由于接口控制信號上的差異,要實(shí)現(xiàn)Bluespec SystemVerilog(BSV)生成的代碼和外部Verilog代碼之間的正確交互是一件比較麻煩同時(shí)...
AXI VIP當(dāng)作master時(shí)如何使用?
?AXI接口雖然經(jīng)常使用,很多同學(xué)可能并不清楚Vivado里面也集成了AXI的Verification IP,可以當(dāng)做AXI的master、pass t...
時(shí)鐘是每個(gè) FPGA 設(shè)計(jì)的核心。如果我們正確地設(shè)計(jì)時(shí)鐘架構(gòu)、沒有 CDC 問題并正確進(jìn)行約束設(shè)計(jì),就可以減少與工具斗爭的時(shí)間。
2023-07-05 標(biāo)簽:FPGA設(shè)計(jì)寄存器CDC 1222 0
在valid ready協(xié)議中對ready進(jìn)行timing修復(fù)打拍的方法
首先將把目標(biāo)設(shè)計(jì)想象成一個(gè)黑盒子,如圖1所示,我們的目標(biāo)是將READY_DOWN通過打拍的方法獲得時(shí)序優(yōu)化。
AXI實(shí)戰(zhàn)(一)-搭建簡單仿真環(huán)境
在驗(yàn)證中有三個(gè)核心組件:Driver(驅(qū)動器/激勵(lì)),Monitor(監(jiān)測器),Checker(比較器)。在這里實(shí)際上我們只需要了解其中最核心的Driv...
2023-06-27 標(biāo)簽:驅(qū)動器FPGA設(shè)計(jì)比較器 2142 0
在Vivado中使用SRIO高速串行協(xié)議的IP演示
在FPGA開發(fā)過程中不可避免的要使用到一些IP,有些IP是很復(fù)雜的,且指導(dǎo)手冊一般是很長的英文,僅靠看手冊和網(wǎng)絡(luò)的一些搜索,對于復(fù)雜IP的應(yīng)用可能一籌莫展。
Xilinx被AMD收購的事情把我震出來了,看了看上上一篇文章講了下仿真的文件操作,這篇隔了很久遠(yuǎn),不知道該從何講起,就說說FPGA的在線調(diào)試的一些簡單...
2023-06-19 標(biāo)簽:FPGA設(shè)計(jì)RTLAXI總線 2060 0
最近需要用到AXI接口的模塊,xilinx的IP核很多都用到了AXI總線進(jìn)行數(shù)據(jù)和指令傳輸。如果有多個(gè)設(shè)備需要使用AXI協(xié)議對AXI接口的BRAM進(jìn)行讀...
最近在折騰pulp,代碼很優(yōu)秀,強(qiáng)烈推薦。想在公司環(huán)境中跑起來,但鑒于公司eda服務(wù)器無法連外網(wǎng),需要從外部導(dǎo)入數(shù)據(jù)。
2023-06-14 標(biāo)簽:AXI總線 633 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |