完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pcie
PCI-Express(peripheral component interconnect express)是一種高速串行計算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。
文章:1033個 瀏覽:82732次 帖子:294個
PCIe總線AC耦合及高速信號調(diào)整技術(shù)
本篇主要介紹PCIe總線的AC耦合電容、總線的去加重等高速信號調(diào)整技術(shù)。 AC耦合電容可以參考之前的文章《邏輯電平之差分互連AC耦合電容(7)》,本文主...
CvP系統(tǒng)結(jié)構(gòu)解析 PCIE協(xié)議實現(xiàn)FPGA 配置案例
1. CvP 簡介 CvP(Configuration via Protocol)是一種通過協(xié)議實現(xiàn) FPGA 配置的方案,Arria V,Cyclon...
PIPE 接口上的數(shù)據(jù)在 Gen3 的速度下被加密。當(dāng)調(diào)試 PCIe 問題時,能在 PCIe 鏈接上查看各個包會很有幫助。 若要實現(xiàn)此目的,用戶需擁有協(xié)...
M-PCIe即Mobile PCIe,主要應(yīng)用對象是智能手機(jī)等嵌入式設(shè)備。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY V...
PCIe鏈路端到端的數(shù)據(jù)傳遞 PCLe總線的層次結(jié)構(gòu)
PCIe總線概述 隨著現(xiàn)代處理器技術(shù)的發(fā)展,在互連領(lǐng)域中,使用高速差分總線替代并行總線是大勢所趨。與單端并行信號相比,高速差分信號可以使用更高的時鐘頻率...
時鐘信號是由PCIE主機(jī)給到PCIE從機(jī)的,所以信號流向是指向左下角的。而此時的信號回流路徑包含包地路徑和地平面路徑。
搭載銳龍5000的技嘉B550M AORUS ELITE主板實際測試
銳龍5000真的好香,不過銳龍5000也真的有點貴。相信不少小伙伴都有這個想法。如果看看手里的資金,感覺有點緊張的話,小編這里有個主意,不妨從主板上省點...
PCIe(全稱為PCI Express)是一種連接各個設(shè)備的信號傳輸標(biāo)準(zhǔn),和USB差不多,通用性好,可以連接不同設(shè)備;也有不同版本,版本越高速度越快。
PCIe Gen3/Gen4接收端鏈路均衡測試(下篇:實踐篇)
在PCIe 2.0的時代,通常只要保證了發(fā)送端的信號質(zhì)量,那么整個系統(tǒng)也就能夠正常工作;因此接收端測試并不是必測項。
PCIe Gen3/Gen4接收端鏈路均衡測試(上篇:理論篇)
在PCIe 3.0和4.0中的鏈路均衡技術(shù)相較于先前代要復(fù)雜得多,這樣一種動態(tài)均衡技術(shù)可以分為兩個方面進(jìn)行討論。
基于FPGA技術(shù)的LVDS傳輸模式如何實現(xiàn)PCIE接口卡設(shè)計
隨著電子技術(shù)的飛速發(fā)展,微處理器、存儲器技術(shù)的不斷革新,傳統(tǒng)的并行總線PCI逐漸成為系統(tǒng)整體性能的瓶頸。新一代的PCIE總線是最新的總線接口標(biāo)準(zhǔn),它變革...
基于Xilinx Virtex6 FPGA的通用軟件無線電平臺設(shè)計
近年來軟件無線電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越性。本文的項目背景是通過軟件無線電方式實現(xiàn)數(shù)字音頻廣播(DAB)的基帶信號處理,這要...
Keysight為其U5303A推出了改進(jìn)的FFT選項,U5303A是一款PCIe 12位數(shù)據(jù)采集卡,支持兩個通道,采樣率從1 Gsample/s到3....
關(guān)于PCIe協(xié)議中FPGA的實現(xiàn)
PCIe鏈路協(xié)議使用“端到端的數(shù)據(jù)傳送方式”,發(fā)送端和接收端中都含有TX(發(fā)送邏輯)和RX(接收邏輯)。
基于XAPP1052參考設(shè)計的PCIe總線實現(xiàn)方法
目前通過 FPGA 實現(xiàn) PCIe 接口是一種比較常用的方式,具有硬件成本低、可靠性高、靈活性大、易于升級等優(yōu)勢。兩大 FPGA 廠商 Xilinx 和...
PCIe設(shè)備在一個系統(tǒng)中是如何發(fā)現(xiàn)與訪問的
PCIe體系架構(gòu)一般由root complex,switch,endpoint等類型的PCIe設(shè)備組成,在root complex和switch中通常會...
2019-03-11 標(biāo)簽:寄存器PCIe處理器系統(tǒng) 1.9萬 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |