移位寄存器簡(jiǎn)介
在數(shù)字電路中,移位寄存器(英語(yǔ):shift register)是一種在若干相同時(shí)間脈沖下工作的以觸發(fā)器為基礎(chǔ)的器件,數(shù)據(jù)以并行或串行的方式輸入到該器件中,然后每個(gè)時(shí)間脈沖依次向左或右移動(dòng)一個(gè)比特,在輸出端進(jìn)行輸出。這種移位寄存器是一維的,事實(shí)上還有多維的移位寄存器,即輸入、輸出的數(shù)據(jù)本身就是一些列位。實(shí)現(xiàn)這種多維移位寄存器的方法可以是將幾個(gè)具有相同位數(shù)的移位寄存器并聯(lián)起來(lái)。
74LS194介紹
移位寄存器是指寄存器中所存的代碼能夠在移位脈沖的作用下依次左移或右移。74LS194是一個(gè)4位雙向移位寄存器,最高時(shí)鐘脈沖為36MHZ,其邏輯符號(hào)及引腳排列如圖1所示:
74LS194引腳功能
圖1 74 LS194邏輯符號(hào)及引腳排列
其中:D0~D1為并行輸入端;Q0~Q3為并行輸出端;SR--右移串引輸入端;SL--左移串引輸入端;S1、S0-操作模式控制端; -為直接無(wú)條件清零端;CP-為時(shí)鐘脈沖輸入端。
74ls194結(jié)構(gòu)框圖
74ls194電氣特性:
74ls194邏輯圖
74ls194功能表:
H-高電平 L-低電平 X-任意電平 ↑-低到高電平跳變
a-d-A-D 端的穩(wěn)態(tài)輸入電平
QA0-QD0-規(guī)定的穩(wěn)態(tài)條件建立前QA-AD的電平
QAn-QDn-時(shí)鐘最近的↑前QA-AD的電平
注:X表示任意值