74ls160數字鐘仿真電路(三)
振蕩器
本系統的振蕩器采用由555定時器與RC組成的多諧振蕩器來實現,如圖2所示即為產生1kHz時鐘信號的電路圖。此多諧振蕩器雖然產生的脈沖誤差較大,但設計方案快捷、易于實現、受電源電壓和溫度變化的影響很小[4]。
分頻器
由于振蕩器產生的頻率高,要得到標準的秒信號,就需要對所得到的信號進行分頻。在此電路中,分頻器的功能主要有兩個:1)產生標準脈沖信號;2)提供電路工作需要的信號,比如擴展電路需要的信號。通常實現分頻器的電路是計數器電路,選擇74LS160十進制計數器來完成上述功能[5]。如圖3所示,555定時器產生1kHz的信號,經過3次1/10分頻后得到1Hz的脈沖信號,為秒個位提供標準秒脈沖信號。
時間計數器
計數器是一種計算輸入脈沖的時序邏輯網絡,被計數的輸入信號就是時序網絡的時鐘脈沖,它不僅可以計數而且還可以用來完成其它特定的邏輯功能,如測量、定時控制、數字運算等等。
本部分的設計仍采用74LS160作為時間計數器來實現時間計數單元的計數功能。時間計數器由秒個位和秒十位計數器、分個位和分十位計數器、時個位和時十位計數器構成。數字鐘的計數電路的設計可以用反饋清零法,當計數器正常計數時反饋門不起作用,只有當進位脈沖到來時,反饋信號將計數電路清零,實現相應模的循環計數。
分(秒)計數器
分(秒)計數器均為60進制計數,如圖4所示。它們的個位用十進制計數器74LS160構成,無需進制轉換,信號輸入端CLK與1Hz秒信號相連,進位輸出作為十位的計數輸入信號。十位采用反饋清零法將十進制計數器74LS160變成六進制計數器,因為清零端為低電平有效、所以將QB、QC與非后連接到清零端,即計數器的輸出狀態為“0110”時QB、QC輸出高電平與非后為低電平實現有效清零并對下一級進位。兩級電路組成一位60進制計數器,其計數規律為00→01→…→58→59→00.當秒計數滿60后向分個位提供一個進位信號,同理當分計數滿60后向時個位提供一個進位信號。
時計數器
時計數器為24進制計數,其計數規律是00→01→…→23→00,即當數字運行到23時59分59秒時,在下一個秒脈沖的作用下,數字鐘顯示00時00分00秒。計數器的計數狀態轉換表如表1所示。
由表可知,計數器的狀態要發生兩次跳躍:一是計數到9,即個位計數器的狀態為1001后,在下一計數脈沖的作用下向十位計數器進位;二是計數到23后,在下一個計數脈沖的作用下,整個計數器歸零。
用兩片74LS160可實現24進制計數器的設計,如圖5所示。把時個位的QC與時十位的QB與非后送入到時個位和時十位的計數清零端,當時十位計數器的狀態為“0010”時個位計數器的狀態“0100”時,時個位的QC與時十位的QB輸出高電平,它們與非后為低電平分別對時個位和十位進行清零。
校時電路
校時是數字鐘應具備的基本功能,當數字鐘接通電源或者計時出現錯誤時都需要對時間進行校正。一般數字鐘都具有時、分、秒等校正功能。為使電路簡單,這里只進行分和時的校正。校正電路的要求在校正時位時不影響分和秒的正常計數,在校正分位時不影響秒和時的正常計數。校正電路的方式有快校正和慢校正兩種。由于快校正電路復雜,成本高,而慢校正更經濟一些,所以設計采用慢校正對時鐘進行校正,如圖6所示。慢校正是用手動產生單脈沖做校正脈沖。電路由74LS08及電阻、電容、開關等組成,其中J為校分開關,H為校時開關。
顯示部分
顯示部分采用74LS48來進行譯碼,用于驅動LED-7段共陰極數碼管。由74LS48和LED-7段共陰極數碼管組成數碼顯示電路,如圖7所示。
譯碼驅動電路是將“秒”、“分”、“時”計數器輸出的8421BCD碼進行編譯,轉換為數碼管需要的邏輯狀態,驅動LED-7段數碼管顯示,并且為保證數碼管正常工作提供足夠的工作電流。若將秒、分、時計數器的每位輸出分別與相應七段譯碼器的輸出端連接,在脈沖的作用下,便可進行不同的數字顯示。由于使用的譯碼器74LS48輸出端高電平有效,所以選擇共陰極的數碼管來與之搭配。
評論
查看更多