數據分配器
能夠將1個輸入數據,根據需要傳送到m個輸出端的任何一個輸出端的電路,叫做數據分配器,又稱為多路分配器,其邏輯功能正好與數據選擇器相反。電路結構:由與門組成的陣列。分類:1路-4路數據分配器(如74LS139)、1路-8路數據分配器(74LS138)等。由于譯碼器和數據分配器的功能非常接近,所以譯碼器一個很重要的應用就是構成數據分配器。 也正因為如此,市場上沒有集成數據分配器產品,只有集成譯碼器產品。
通過QuartusII軟件進行編譯后,仿真結果如圖3-8所示;
譯碼器
譯碼器是一個多輸入、多輸出的組合邏輯電路。它的工作是把給定的代碼進行“翻譯”,變成相應的狀態(tài),使輸出通道中相應的一路有信號輸出。譯碼器在數字系統中有廣泛的用途,不僅用于代碼的轉換、終端的數字顯示,還用于數字分配,存儲器尋址和組合控制信號等。譯碼器可以分為通用譯碼器和顯示譯碼器兩大類。在電路中用的譯碼器是共陰極譯碼器74LS48,用74LS48把輸入的8421BCD碼ABCD譯成七段輸出a-g,再由七段數碼管顯示相應的數。
通過QuartusII軟件進行編譯后,仿真結果如圖3-11所示;
分頻器
分頻器的作用是將由石英晶體產生的高頻信號分頻成基時鐘脈沖信號和擴展部分所需的頻率。在此電路中,分頻器的功能主要有兩個:一是產生標準脈沖信號;二是功能擴展電路所需的信號,如仿電臺用的1KHz的高頻信號和500Hz的低頻信號等??梢越M成二分頻電路和四分頻電路和十六分頻器。
打包后成元器件如圖3-12所示;
鬧時器
數字鐘在指定的時刻發(fā)出信號,或驅動音響電路“鬧時”;或對某裝置的電源進行接通或斷開“控制”。不管是鬧時還是控制,都要求時間準確,即信號的開始時刻與持續(xù)時間必須滿足規(guī)定的要求。在這里將舉例來說明它的工作原理。要求上午7時59分發(fā)出鬧時信號,持續(xù)1分鐘。設計如下:
在電路圖中用到了4輸入二與非門74LS20,集電極開路的2輸入四與非門74LS03,因OC門的輸出端可以進行“線與”,使用時在它們的輸出端與電源+5V端之間應接一電阻RL。RL的值由下式決定:
鬧時器程序代碼;
module nsdl(out,m1,m2,h1,h2,tenh,oneh,tenm,onem,clk1k,cin);
output out;
input[3:0] m1,m2,h1,h2,tenh,tenm,oneh,onem; input cin, clk1k;
reg out;
always @(m1 or m2 or h1 or h2 or tenh or tenm or oneh or onem or cin) begin
if(cin) out《=0; else if(cin==0) begin
if(tenh==h1&&oneh==h2&&tenm==m1&&onem==m2) out《=clk1k; else out《=0; end end
endmodule
打包后成元器件如圖3-13所示;
報時器
(一)功能要求
報時的功能要求是:每當數字鐘計時快要到正點時,通常按照4低音1高音的順序發(fā)出間斷聲響,以最后一聲高音結束的時刻為正點時刻。
? ? ? (二)該電路的工作原理
電路圖的工作原理舉例來說明;例如設4聲低音(約500Hz)分別 在59分51秒、53秒、55秒及57秒,最后一聲高音(約1000Hz)發(fā)生在59秒,它們的持續(xù)時間為1秒。只有當分十進位的Q2M2Q0M2=11,分個位的Q3M1Q0M1=11,秒十位的Q2S2Q0S2=11及秒個位的Q0S1=1時,音響電路才能工作。
?。ㄈυ撾娐分惺褂玫脑慕榻B
因為在該電路中所用的元件主要是74LS00、74LS04及74LS20這些元件在前面的
電路中已經介紹。這里就不再介紹它了
報時器程序代碼;
module baoshi(tenm,onem,tens,ones,q500,q1k,a,b); input a,b;
input [3:0]tenm,onem,tens,ones; output q500,q1k; reg q500,q1k;
always @(tenm or onem or tens or ones) begin
if ({tenm,onem}==8‘h59&&{tens,ones}==8’h50||{tenm,onem}==8‘h59&&{tens,ones}==8’h52|| {tenm,onem}==8‘h59&&{tens,ones}==8’h54||{tenm,onem}==8‘h59&&{tens,ones}==8’h56|| {tenm,onem}==8‘h59&&{tens,ones}==8’h58) q500《=a; else q500《=0; end
always @(tenm or onem or tens or ones) begin
if ((tenm[3:0]==0000&&onem[3:0]==0000)&&(tens[3:0]==0000&&ones[3:0]==0000)) q1k《=b; else q1k《=0; end
endmodule
打包后成元器件如圖3-14所示;
數字鐘原理圖
將各模塊組合一起構成如圖3-15所示:
軟件調試的過程據功能的增加分為幾步:
首先,根據原來的100進制顯示程序的基礎上編寫成時分秒六位顯示的主程序。該程序將時分秒分成個位和十位分別計算,所以將60進制和24進制變成10進制、6進制和2進制。又因為如果時十位為2的話,不能大于3,所以在分十位向時個位進位時得判斷時十位是否為2,在組員的幫助下經過不斷試驗和修改終于完成。過程比較順利。
該電子鐘使用一個鍵來調時,利用長按來選擇所要調的位,用短暫按下來對位進行加1,前提是時鐘暫停,這個功能也是通過長按來實現的。選位是從秒個位到時十位依次選取,但到時十位以后就回不到秒個位了,就是不會循環(huán)。所以就得對選的位進行檢查,如果到了時十位再按取位鍵就重新賦給秒個位地址。這樣就可以循環(huán)選位了。但在后來的測試中又有了新的問題,如果該位到了9,對一個位進行加1調整就會顯示亂碼。時分秒的十位都會調到9!
對于這個問題費看一些周折。起先構思再加一個減一的鍵,但不但沒有解決這個亂碼問題而且減到了0一下很可能也會出現亂碼。所以就轉而尋求程序解決。調時的時候讓它也像正常運行的時候進位?沒見過這樣的。繼而決定在進行加1調時的時候檢測該位是否到10或6或3。所以就產生了所謂的調時比較子程序,就是在調時的時候將該位跟10或6或3比較。最后,調試的時候卻總是出現這樣的情況:所調的位超過了9或5或2就變成亂碼。比原來進步的地方就是時分秒的十位不用超過9就變成亂碼。這說明雖然還沒成功,但還是有前展的。就繼續(xù)調試。
評論