KIT STARTER COOLRUNNER-II
2023-03-30 11:49:21
它們的基本設(shè)計方法是借助于 EDA 設(shè)計軟件,用原理圖、狀態(tài)機(jī)和硬件描述語言等方法,生成相應(yīng)的目標(biāo)文件,最后用編程器或下載電纜,由 CPLD/FPGA 目標(biāo)器件實現(xiàn)。 生產(chǎn) CPLD/FPGA
2019-03-04 14:10:13
親愛的朋友們,作為一個業(yè)余愛好者,我想問一個關(guān)于通過板載USB端口連接我的CoolRunner-II CPLD入門套件的問題。是否可以使用板載USB設(shè)備對CPLD進(jìn)行編程,然后將其作為已實現(xiàn)應(yīng)用程序的通信接口進(jìn)行優(yōu)化?如果有可能,我應(yīng)該怎么做? :)或者我需要實現(xiàn)額外的通信接口?瑪麗亞,提前謝謝你。
2019-08-20 10:48:23
嗨團(tuán)隊,我在我的卡設(shè)計中使用Coolrunner 2 XC2C256 -7FT256 CPLD。該設(shè)計要求我將UART線(TXD,RXD,RTS和CTS)引腳復(fù)用為4個端口。它是TXD和RTS的1
2019-04-23 14:50:44
GPS MODULE - COPERNICUS II DIP (
2023-03-29 19:42:43
針對GPS測量系統(tǒng)數(shù)據(jù)傳輸過程中的安全問題,采用FPGA技術(shù)設(shè)計了GPS數(shù)據(jù)加密系統(tǒng)。系統(tǒng)移植MD5算法到NIOS中對系統(tǒng)口令加密,并設(shè)計DES IP對GPS數(shù)據(jù)加密。實驗表明,該設(shè)計可有效防止GPS數(shù)據(jù)被非法竊取,具有安全性強(qiáng)、速度快、操作簡便等特點。
2019-08-22 06:03:00
XtremeDSP 視頻入門套件加速 FPGA 上的視頻開發(fā)106.3用 Spartan-3A DSP 器件實現(xiàn)汽車應(yīng)用中的塊匹配146.4 利用 CoolRunner-II CPLD 設(shè)計 GPS 系統(tǒng)
2012-02-27 15:46:40
This bulletin explains how to interface the Garmin GPS II Plus (p/n 2263-065) to the data collection system.
2019-03-18 13:26:17
KIT STARTER COOLRUNNER-II BUNDLE
2023-03-22 20:00:18
立題簡介:內(nèi)容:MCU+CPLD/FPGA實現(xiàn)GPIO擴(kuò)展與控制;來源:實際得出;作用:MCU+CPLD/FPGA實現(xiàn)GPIO擴(kuò)展與控制;仿真環(huán)境:Quartus II 11.0;日期
2021-11-04 07:42:16
需要旅行,并希望在我的酒店房間工作后學(xué)習(xí)和玩CPLD。也許BootCamp可能是一個解決方案,但我不喜歡分區(qū)我的HD并在開始時決定啟動什么操作系統(tǒng)。此外,我無法從Mac跳到araound,反之亦然。schneetiger先謝謝你的幫助。
2019-09-02 09:58:50
KIT STARTER COOLRUNNER-II LP/LC
2023-03-22 19:57:00
你好。我試圖了解Xilinx參考設(shè)計(XAPP391:使用CoolRunner-II CPLD設(shè)計16b / 20b編碼器/解碼器))。當(dāng)執(zhí)行功能模擬(包括在下載文件中)時,解碼器的錯誤檢測信號在
2018-09-28 11:18:56
XC2C32A CoolRunner-II CPLD 的一般IO 輸出電流是多少呀,採用了RC濾波,如果發(fā)現(xiàn)IO輸出控制端延遲了,但電容不能減小,EMI會不過,那電阻能縮小到什麼程度呢,求有相應(yīng)中文資料或大神解釋相關(guān)應(yīng)用
2013-11-04 14:31:09
)? Virtex-E FPGA(XCV5)? SPARTAN-6 FPGA(XC6S)? SPARTAN-3 FPGA(XC3S)? CoolRunner-II CPLD(XC2C)? 配置存儲器完整版資料:Xilinx公司產(chǎn)品導(dǎo)購手冊[hide][/hide]
2012-02-28 16:43:31
控制性結(jié)合Nios II軟核的靈活的功能,可方便地實現(xiàn)功能修改和添加;高度地集成能力,較大程度上減少產(chǎn)品體積以及外部信號對系統(tǒng)的干擾,增加了系統(tǒng)的可靠性、穩(wěn)定性和靈 活性。利用GSM和GPS進(jìn)行定位數(shù)據(jù)的無線傳輸系統(tǒng)具有簡單、穩(wěn)定、可靠、覆蓋范圍廣的特點,而且在成本上具有較大地優(yōu)勢。
2015-01-30 11:05:50
你好,我一直在嘗試使用CPLD套件來控制步進(jìn)電機(jī),但是當(dāng)我將其下載到CPLD套件時似乎無法工作。是不能在xc2c256 coolrunner 2 CPLD上實現(xiàn)狀態(tài)機(jī),或者我的代碼是錯誤的,如果有
2019-02-12 10:06:36
你好,我正在嘗試在Coolrunner2系列CPLD上實現(xiàn)一個系統(tǒng)。該系統(tǒng)通過不同的輸入進(jìn)行控制。其中一個編碼為2個字節(jié),在翻譯期間被刪除。[警告]:Cpld:1007- 刪除未使用的輸入
2018-10-08 17:39:45
GPS與GPRS分別是什么?基于GPS/GPRS的車輛監(jiān)控系統(tǒng)是由哪些部分組成的?基于GPS/GPRS的車輛監(jiān)控系統(tǒng)如何去實現(xiàn)?
2021-05-14 06:36:50
如何實現(xiàn)μC/OS-II系統(tǒng)的移植?
2021-04-28 06:01:29
本文以DSP和CPLD為主體,構(gòu)建電池管理系統(tǒng)的硬件平臺,并在DSP內(nèi)部嵌入μC/OS-II實時操作系統(tǒng),可大大提高系統(tǒng)的穩(wěn)定性和實時響應(yīng)能力,增強(qiáng)系統(tǒng)的可擴(kuò)展性和可移植性。
2021-05-13 07:00:27
配置指南時,它說Virtex 5和Spartan 6能夠通過CPLD或微控制器進(jìn)行配置,但它只討論了Coolrunner II如何配置Virtex 5,但它沒有說明配置斯巴達(dá)6.有什么幫助嗎?以上
2019-07-02 11:04:53
設(shè)計的基于CPLD與單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)在QUARTUS II軟件中進(jìn)行了仿真并達(dá)到了預(yù)期的控制邏輯。
2021-04-13 06:07:06
應(yīng)用cpld的光端機(jī)的實現(xiàn),介紹了原理和系統(tǒng)框架,資料是河南恒茂的朋友提供的,給大家分享一下。
2014-06-10 09:00:41
怎么實現(xiàn)基于51單片機(jī)&GPS的導(dǎo)航系統(tǒng)設(shè)計?
2021-09-30 07:40:24
介紹了一種基于CPLD和MT8880的遠(yuǎn)程控制及語音通信的解決方案。給出了系統(tǒng)的原理框圖和關(guān)鍵電路, 并對關(guān)鍵電路的工作原理進(jìn)行了說明; 最后給出了系統(tǒng)主機(jī)控制器中關(guān)鍵模塊的QUARTUS II設(shè)計圖及基于VHDL語言的MT8880收發(fā)程序源代碼。[/td]
2021-05-26 07:01:53
本沒計以DSP和CPLD為主體,構(gòu)建電池管理系統(tǒng)的硬件平臺,并在DSP內(nèi)部嵌入μC/OS-II實時操作系統(tǒng),可大大提高系統(tǒng)的穩(wěn)定性和實時響應(yīng)能力,增強(qiáng)系統(tǒng)的可擴(kuò)展性和可移植性。
2021-05-18 06:28:15
怎么實現(xiàn)基于伽利略衛(wèi)星網(wǎng)絡(luò)的GPS系統(tǒng)設(shè)計?
2021-06-02 06:56:02
怎么實現(xiàn)嵌入式GPS導(dǎo)航系統(tǒng)的設(shè)計?
2021-05-26 07:07:59
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2019-08-19 06:15:33
怎樣將gps芯片防到我自己的系統(tǒng)中? 想再系統(tǒng)中加入gps功能,如何實現(xiàn)呢?
2022-06-22 11:53:31
Xilinx—FPGA中文實例教程Spartan-3E入門實驗板使設(shè)計人員能夠即時利用Spartan-3E系列的完整平臺性能。設(shè)備支持:Spartan-3E、CoolRunner-II關(guān)鍵特性
2012-02-28 15:51:22
如何實現(xiàn)CPLD的在系統(tǒng)編程?
2021-04-25 07:05:12
嗨,我目前正在使用Artix-7 FPGA和Coolrunner II CPLD。在完成FPGA配置之前,CPLD將在復(fù)位時保留電路板上的所有內(nèi)容。所以,我需要監(jiān)控那個引腳。我的DONE引腳如下
2020-07-20 10:43:01
開始,因為我閱讀比VHDL更容易)和設(shè)計CPLD。我的雇主從事嵌入式設(shè)計業(yè)務(wù),其設(shè)計主要基于PLD。我購買了CoolRunner II套件并下載了Xilinx ISE軟件套件。關(guān)于Verilog的好書
2019-01-11 10:55:16
CPLD CoolRunner -II Family 750Gates 32 Macro Cells 200MHz 0.18um, CMOS Technology 1.8V 32Pin QFN
2022-05-30 16:48:06
EPM570T144C5N - 芯片, CPLD, MAX II, 570單元, 144TQFP
2022-07-29 17:19:16
Xilinx CoolRunner XPLA3 CPLDs provide designers with several useful configuration optionsfor each
2009-05-13 12:58:3128 An interface to the 8051 microcontroller has been implemented in a CoolRunner XPLA3 CPLD
2009-05-13 14:57:0015 Implementing Keypad Scanners with CoolRunner-II
This application note provides a functional
2009-05-14 11:01:2420 在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51 應(yīng)用系統(tǒng)中的CPLD 應(yīng)用設(shè)計實例, 詳細(xì)分析CPLD 的應(yīng)用和實現(xiàn)方法,提出設(shè)計中選用和使用CPLD
2009-05-14 13:49:4939 介紹了基于CPLD 和EDA 技術(shù)的BIT(機(jī)內(nèi)測試)系統(tǒng)的實現(xiàn)。本系統(tǒng)以CPLD 為控制核心,在MAX+PLUSII 環(huán)境下采用VHDL 語言實現(xiàn)了系統(tǒng)接口及測頻電路。該系統(tǒng)具有集成度高、靈活性強(qiáng)、易于開
2009-09-03 09:30:519 由高速圖像采集子系統(tǒng)和GPS 精密授時子系統(tǒng)構(gòu)成,為圖像采集提供精確的時間基準(zhǔn)。設(shè)計并實現(xiàn)了基于PCI 總線的GPS 時間獲取板卡,并完成了一系列軟件的設(shè)計開發(fā)。首先通過CPLD
2009-12-19 14:01:0721 本文介紹了Jupiter GPS 接收板及其提供的時間信息,利用Jupiter GPS 接收板設(shè)計并實現(xiàn)了完整的自動授時時鐘系統(tǒng),可對本地時鐘和計算機(jī)時鐘進(jìn)行自動和手動同步,時鐘精度可達(dá)毫
2009-12-26 11:06:1222 用CoolRunner-II CPLD降低設(shè)計難度(提高易用性):CoolRunner-II CPLD 入門套件內(nèi)置實時功耗測量與報告功能。XMeter程序讀出1.8V電源的功耗測量值,并且將數(shù)據(jù)實時繪制成曲線圖。
2010-04-25 10:27:2616 CoolRunner-II CPLD應(yīng)用資料
This application note describes a method to configure Xilinx FPGAs
2010-05-13 13:54:2411 CPLD應(yīng)用資料
Managing Power with CoolRunner-II CPLDs
This application note demonstrates how multiple
2010-05-13 14:00:1939 在單片機(jī)系統(tǒng)中使用CPLD,可使系統(tǒng)構(gòu)成靈活,提高可靠性,縮短開發(fā)周期。介紹在MCS-51應(yīng)用系統(tǒng)中的CPLD應(yīng)用設(shè)計實例,詳細(xì)分析CPLD的應(yīng)用和實現(xiàn)方法,提出設(shè)計中選用和使用CPLD的
2010-07-14 14:04:2539 介紹了基于CPLD的刷卡式電腦聯(lián)網(wǎng)集控型自動存包系統(tǒng)的設(shè)計,并對系統(tǒng)的軟硬件構(gòu)成、CPLD內(nèi)部邏輯設(shè)計、工作原理等進(jìn)行了詳細(xì)說明。該系統(tǒng)速度快、安全性好、可靠性高,而且具
2010-07-16 15:11:1220 由高速圖像采集子系統(tǒng)和GPS精密授時子系統(tǒng)構(gòu)成,為圖像采集提供精確的時間基準(zhǔn)。設(shè)計并實現(xiàn)了基于PCI總線的GPS時間獲取板卡,并完成了一系列軟件的設(shè)計開發(fā)。首先通過CPLD硬件實
2010-07-23 10:52:1516 XCR3256是Xilinx公司推出的CoolRunner系列CPLD器件,在數(shù)字系統(tǒng)設(shè)計中的應(yīng)用非常廣泛。本文詳細(xì)分析了CoolRunner系列CPLD的特點、結(jié)構(gòu)及功能,使用VHDL語言編程實現(xiàn)數(shù)字邏輯,實現(xiàn)了水下沖擊
2010-08-06 16:29:0715 基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn)
介紹一種基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng),并詳細(xì)闡述了系統(tǒng)的結(jié)構(gòu)和軟硬件的實
2009-10-15 23:46:59616 Altera增強(qiáng)MAX II系列,進(jìn)一步拓展其CPLD應(yīng)用
Altera公司宣布,提供工業(yè)級溫度范圍以及功耗更低的MAX IIZ器件,從而進(jìn)一步增強(qiáng)了MAX II CPLD系列。MAX IIZ CPLD完美的結(jié)合了邏輯
2009-11-05 09:53:581283 GPS定位替代系統(tǒng)的FPGA實現(xiàn)
概述:本文在分析目前使用的GPS定位系統(tǒng)的基礎(chǔ)上,探討了一種替代系統(tǒng),系統(tǒng)通過接收不同城市廣播電臺的發(fā)出的報時信號,算出這些地
2010-04-17 17:40:351023 Spartan-3E入門實驗板使設(shè)計人員能夠即時利用Spartan-3E系列的完整平臺性能。 設(shè)備支持:Spartan-3E、CoolRunner-II 關(guān)鍵特性:Xilinx 器件
2011-01-18 16:23:32110 This white paper provides an overview of the RealDigital technology used in Xilinx CoolRunner-II
2011-03-31 17:35:2718 供電元件關(guān)斷和接通(也稱為閃斷)功能需要很少的系統(tǒng)干預(yù),是非常有用的節(jié)電技術(shù)。Altera MAX II CPLD支持簡潔的上電排序,提供專用功能,非常適合實現(xiàn)這類技術(shù)。本應(yīng)用筆記討論利用
2011-04-13 14:17:5346 本文介紹了基于CoolRunner CPLD的MP3應(yīng)用開發(fā)板的設(shè)計流程,驗證了利用現(xiàn)有IP Core設(shè)計的可行性和高效性。在設(shè)計過程中,硬件(實驗評估板)的設(shè)計和基于IP Core的算法設(shè)計可同步進(jìn)行,避免
2011-08-18 10:14:511491 This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogical switch
2012-02-09 14:25:5632 The CoolRunner-II CPLD is a highly uniform family of fast, low-power devices. Theunderlying
2012-02-09 17:14:3625 for a N x N DigitalCrosspoint Switch. The code is designed with eight inputs and eight outputs in order to targetthe 128-macrocell CoolRunner-II CPLD device but can
2012-02-09 17:19:3723 本資料是關(guān)于基于Quartus II FPGA/CPLD數(shù)字系統(tǒng)設(shè)計實例(VHDL源代碼文件),需要的可以自己下載。
2012-11-13 14:03:36907 NBP13 Xilinx CoolRunner-II PQ208 Rev1.01
2016-02-17 14:51:490 基于CPLD的SGPIO總線實現(xiàn)及應(yīng)用
2017-01-24 16:00:5175 GPS接收機(jī)中1553B總線接口的CPLD設(shè)計
2017-02-07 15:53:4310 基于單片機(jī)的GPS智能導(dǎo)游機(jī)系統(tǒng)設(shè)計與實現(xiàn)_付欣瑋
2017-03-17 10:27:4610 ARM9和μC_OS-II的SD卡文件系統(tǒng)設(shè)計與實現(xiàn)
2017-10-31 11:09:397 PicoBlaze是8位微處理器,在Xilinx公司的Virtex、Spartan-II系列以上FPGA與CoolRunner-II系列以上的CPLD器件設(shè)計中以IP核的方式提供,使用是免費的?。常見的版本有KCPSM3和KCPSM6。其中KCPSM支持7系列的Xilinx FPGA。
2017-11-17 20:28:013437 介紹了一種用CPLD(復(fù)雜可編程邏輯器件)作為核心控制電路的測試系統(tǒng)接口,通過時cPLD和竹L電路的比較及cPLD在系統(tǒng)中實現(xiàn)的強(qiáng)大功能,論述了CPLD在測試系統(tǒng)接口中應(yīng)用的可行性和優(yōu)越性,簡單介紹
2019-01-01 16:18:001472 CoolRunner II汽車256宏單元設(shè)備設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-19 14:49:153 CoolRunner II汽車384宏單元裝置設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-19 14:49:186 CoolRunner II汽車64宏單元設(shè)備設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-20 11:12:2513 CoolRunner II汽車128宏單元設(shè)備是專為高性能和低功耗應(yīng)用而設(shè)計的。這為高端通信設(shè)備節(jié)省了電能,并為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-20 11:12:266 CoolRunner?II汽車32宏單元設(shè)備是專為高性能和低功耗應(yīng)用而設(shè)計的。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-21 11:34:558 Xilinx CoolRunner?-II汽車CPLD提供與XA9500XL CPLD系列相關(guān)的高速和易用性,以及在單個CPLD中的極低功率多功能性。這意味著,完全相同的部件可以用于高速數(shù)據(jù)通信
2019-02-21 15:04:219 CoolRunner?II 32宏單元設(shè)備設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-22 11:47:4146 CoolRunner II 512宏單元設(shè)備設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-22 11:47:306 CoolRunner II 384宏單元設(shè)備設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-22 16:21:4212 Xilinx CoolRunner?-II CPLD提供與XC9500/XL/XV CPLD系列相關(guān)的高速和易用性,在單個CPLD中具有極低功率的XPLA3系列多功能性。這意味著,完全相同的部件
2019-02-22 17:25:506 CoolRunner II 128宏單元設(shè)備設(shè)計用于高性能和低功耗應(yīng)用。這為高端通信設(shè)備節(jié)省了電能,為電池驅(qū)動的設(shè)備提供了高速電能。由于低功耗的備用和動態(tài)運行,提高了系統(tǒng)的整體可靠性。
2019-02-26 10:29:2423 無論是設(shè)計通信、消費、計算機(jī)或工業(yè)應(yīng)用,MAX II器件都能夠為成本和功率受限的控制通道應(yīng)用提供所需的功能。MAX II更低的價格,更低的功率和更大的容量使其成為復(fù)雜控制應(yīng)用的理想方案,包括以往不可能在CPLD中實現(xiàn)的新應(yīng)用。
2019-03-27 16:42:5518 MAX II具有傳統(tǒng)CPLD設(shè)計的低成本特性,MAX II CPLD還進(jìn)一步提高了高密度產(chǎn)品的功耗和成本優(yōu)勢,可以使用MAX II CPLD來替代高功耗和高成本ASSP以及標(biāo)準(zhǔn)邏輯CPLD。
2019-12-18 07:04:003059 Altera的MAX? II 系列在所有CPLD系列中,其單位I/O引腳的功耗和成本都是最低的。MAX II CPLD支持高級功能集成,以降低系統(tǒng)設(shè)計成本。
2019-12-12 07:02:002421 CPLD實現(xiàn)Watchdog 功能,通過對寄存器的操作,實現(xiàn)Watchdog各項功能。CPLD 內(nèi)部Watchdog 模塊邏輯框圖如下所示。
2019-06-12 15:59:3310 CoolRunner-II是一個可幫助設(shè)計人員開發(fā)出最新的CPLD設(shè)計的完整工具箱!
2019-11-14 16:03:172374 Quartus II軟件為使用Altera?FPGA和CPLD設(shè)備進(jìn)行設(shè)計的系統(tǒng)設(shè)計師提供了一個完整的軟件解決方案。Quartus II程序員是Quartus II軟件包的一部分,它允許您編程
2020-09-17 14:41:0032 立題簡介:內(nèi)容:MCU+CPLD/FPGA實現(xiàn)GPIO擴(kuò)展與控制;來源:實際得出;作用:MCU+CPLD/FPGA實現(xiàn)GPIO擴(kuò)展與控制;仿真環(huán)境:Quartus II 11.0;日期
2021-10-29 10:21:112 電子發(fā)燒友網(wǎng)站提供《利用MAX II CPLD實現(xiàn)LCD控制器.pdf》資料免費下載
2023-11-10 09:36:390 AMD公司近日宣布,將停產(chǎn)一系列老舊的芯片產(chǎn)品,包括CoolRunner和CoolRunner II CPLD芯片,以及Spartan II和Spartan 3 FPGA芯片。
2024-01-18 17:00:06746
評論
查看更多