搞芯片怎么能不懂perl語言呢?
各位ICer在工作的過程當中,無論是前后端,都會使用各種常見的腳本語言如:shell,python,....
UVM驗證環境啟動時及運行時的控制方案
話說螺螄殼里做道場,UVM推出這么多年以來每年DVCon會議上總還是有人分享他們基于UVM pack....
一種用于AI視覺處理芯片的驗證加速方案
本文中所涉及的AI邊緣推斷視覺處理芯片的實際用例都較為復雜,而且也需要牽扯到多個模塊參與,例如攝像頭....
從零到一如何構建一款先進的數字仿真器呢?
數字仿真器(Simulator)是一種大型EDA工業軟件,是數字驗證領域的基礎工具之一,也是為數不多....
如何構建一款先進的數字仿真器?
數字仿真器(Simulator)是一種大型EDA工業軟件,是數字驗證領域的基礎工具之一,也是為數不多....
如何通過接口IP來保障芯片數據安全?
這些創新領域都需要處理大量的數據及計算。據IDC統計,2025年全球數據量將達到175ZB,對算力的....
ASML警告美國升級出口管制將加速中國開發***技術
第一,美國持續游說荷蘭和日本加入封鎖中國半導體技術的行列,顯見半導體已成為中美兩大經濟體競爭的主戰場....
一些高質量的AMBA(APB/AHB/AXI) VIP分享
關于VIP的好處,估計就不用我安利了,引用最近S家的一句廣告語,“擁有VIP,無懼芯片設計挑戰”。而....
芯片開發中形式化驗證的是一個誤區
今天的形式驗證工具具有更大的容量,并且許多工具能夠在服務器或云上以分布式模式運行。形式驗證的技術和方....
講解SystemVerilog中對于process的多種控制方式
所以,我們要記住,如果需要訪問block中的變量或者parameter,則需要給block進行命名,....
愛芯元智空中宣講 致力于打造世界領先的AI芯片
最近氣溫持續升高,我們依舊熱情不減,相約來聊聊愛芯元智的那些事兒,一起談談“芯”吧。 愛芯元智半導體....
SystemVerilog中枚舉類型的使用建議
SystemVerilog中枚舉類型雖然屬于一種“強類型”,但是枚舉類型還是提供了一些“不正經”的用....
基于Mentor Graphics Catapult工具的HLS硬件設計
如圖表所示,數字芯片的硬件描述層級可以被粗略分為四個,從底向上依次是物理級(晶體管級)、門級、RTL....
AWS為什么過去和現在要做芯片和硬件自研這些事情
對于互聯網巨頭來說,設計并制造自己的硬件,以此來提高效率并建立競爭優勢已經是顯而易見的事情。亞馬遜A....