一種基于FPGA的UART 電路實現(xiàn)
2012年05月23日 10:13 來源:互聯(lián)網(wǎng) 作者:秩名 我要評論(0)
1 引 言
UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗、串并轉(zhuǎn)換等。UART的特點是一個字符接一個字符傳輸,并且傳送一個字符總是以起始位開始,以停止位結(jié)束,字符之間沒有固定的時間間隔要求。每一個字符的前面都有一位起始位(低電平,邏輯值0) , 字符本身由5~ 8 位數(shù)據(jù)位組成,接著字符后面是一位校驗位,最后是停止位(1 位,或1 位半,或2位) , 停止位后面是不定長度的空閑位。停止位和空閑位都規(guī)定高電平(邏輯值1) , 這樣可以保證起始位開始處有一個下降沿。在一般的使用中往往不需要使用完整的UART功能,比如對于多串口的設(shè)備或需要加密通訊的場合使用UART 就不是最合適的。如果設(shè)計上用到FPGA ?CPLD器件,那么就可以將所需要的UART 功能集成到FPGA內(nèi)部,從而使整個設(shè)計更加緊湊、穩(wěn)定、可靠。分析UART的結(jié)構(gòu),UART 主要由數(shù)據(jù)總線接口、控制邏輯和狀態(tài)接口、波特率發(fā)生器、發(fā)送和接收等部分組成。在本設(shè)計中,固定數(shù)據(jù)幀格式為: 開始位(1 b 低電平)、8 位數(shù)據(jù)位、偶校驗、停止位(1 b 高電平) , 波特率可調(diào)。
2 波特率發(fā)生模塊
設(shè)計的UART 的接收和發(fā)送按照相同的波特率進行,波特率可以通過接口模塊的總線接口進行設(shè)置。
UART 收發(fā)的每一個數(shù)據(jù)寬度都是波特率發(fā)生器輸出的時鐘周期的16 倍,即假定當(dāng)前按照9 600 b?s 進行收發(fā),那么波特率發(fā)生器的輸出時鐘頻率應(yīng)該為9 600×16 Hz.
假定提供的外部時鐘為116MHz, 可以很簡單地通過總線寫入不同的數(shù)值到波特率發(fā)生器保持寄存器,然后用計數(shù)器的方式生成所需要的各種波特率,即分頻器。計算公式為: 1 600 000?(16×所期望的波特率) - 1, 如果希望輸出10 000 Hz 的波特率,可以得出從總線寫入的數(shù)值為1 600 000?(16×10 000) - 1= 9 (09H)。
3 發(fā)送模塊
根據(jù)UART 協(xié)議的描述,發(fā)送邏輯流程如圖1 所示。
發(fā)送數(shù)據(jù)由接口模塊控制,接口模塊給出w rn 信號,發(fā)送器根據(jù)此信號將并行數(shù)據(jù)鎖存,并通過發(fā)送保持寄存器和發(fā)送移位寄存器發(fā)送并行數(shù)據(jù)。由計數(shù)器no_ bs_sent 控制狀態(tài)的轉(zhuǎn)移,即數(shù)據(jù)的發(fā)送,計數(shù)值為1 時,數(shù)據(jù)從發(fā)送保持寄存器傳送到發(fā)送移位寄存器,計數(shù)值為2時,發(fā)送開始位(1 b 低電平) , 計數(shù)值為3~ 10, 發(fā)送8 位數(shù)據(jù),計數(shù)器為11, 發(fā)送校驗位,計數(shù)值為12, 發(fā)送1 位停止位,計數(shù)器隨后清零。發(fā)送時鐘是根據(jù)數(shù)據(jù)傳輸?shù)牟ㄌ芈十a(chǎn)生的,16 倍于波特率發(fā)生器產(chǎn)生的時鐘。
圖1 發(fā)送邏輯的流程
發(fā)送模塊信號:
rst (輸入) : 復(fù)位端口, 低電平有效;
w rn (輸入) : 寫控制信號;
din [ 0: 7 ] (輸入) : 并行數(shù)據(jù)輸入信號;
clk16x (輸入) : 外部時鐘信號;
tbre (輸出) : 發(fā)送保持寄存器空信號, 高電平有效;
t sre (輸出) : 發(fā)送移位寄存器空信號, 高電平有效;
sdo (輸出) : 串行數(shù)據(jù)輸出信號。
用VHDL 語言編寫代碼,使用Xinlinx 的ISE511 進行邏輯綜合,運用Modelsim 7.2 做時序仿真,其結(jié)果如圖2所示。
圖2 發(fā)送模塊時序仿真波形圖
上周熱點文章排行榜
上周資料下載排行榜
論壇熱帖
- 玩轉(zhuǎn)FPGA,賽靈思FPGA設(shè)計大賽活動細(xì)則,參賽必看 wangka
- 7種你從沒想過的LED照明應(yīng)用,最后一個亮瞎了 assingle
- 2012,我們畢業(yè)啦-畢業(yè)季分享活動正式上線 assingle
- 【博客分享季】 我的單片機入門 kisswo
- 在辦公室里自制一個植物鍵盤 assingle
- 碉堡了,這是5星級賓館的標(biāo)準(zhǔn)阿~ 東十三少
- 點亮iphone4 LOGO燈純手工版 技術(shù)強帖!!!秒殺技術(shù)宅! 心如明鏡
- 【電子拆解無極限】四核處理器露給你看 HTC One X詳細(xì)拆解 assingle
- 【我們畢業(yè)啦】二逼青歡樂多-畢業(yè)照片回顧 cch6213
- 話說今天終于收到耳機了,曬圖 小鷹fighting
熱門博文
創(chuàng)新實用技術(shù)專題
熱評
- LM3S9B96開發(fā)板手冊及原理圖
- STM32F103ZET6紅牛電路圖
- 高通發(fā)布全新設(shè)計DragonBoard板
- NI推出Single-Board RIO嵌入式介面
- protel99se正式漢化版免費下載
- hi3515海思原版原理圖
- matlab 7.0軟件下載(免費破解版)
- TX-1C型單片機開發(fā)板原理圖
- 三菱A500變頻器原理圖
- 三相IGBT全橋隔離驅(qū)動電源設(shè)計
博文
- 問什么郵箱激活不了
- 八成大學(xué)生認(rèn)同先就業(yè)后擇業(yè)
- 我的心路
- 你是否曾這樣傷害過一個人?
- 為什么郵箱激活不了
- 2012.5.12 第一個DS18B20程序
- 到底有多少人在校園里浪費青春
- 藍(lán)牙技術(shù)越來越雞肋
- 【博客分享季】 我的單片機入門
- 到底有多少人在校園里浪費青春
帖子
- 【博客分享季】 我的單片機入門 kisswo
- 7種你從沒想過的LED照明應(yīng)用,最后一個亮瞎了 assingle
- 公司內(nèi)部資料共享 onejy
- 在辦公室里自制一個植物鍵盤 assingle
- 工程師應(yīng)該掌握的20個模擬電路 nf10000000
- 基于LabVIEW的數(shù)據(jù)采集與信號處理系統(tǒng)的設(shè)計 努力有理想
- labview設(shè)計憤怒的小鳥 海角一客
- 點亮iphone4 LOGO燈純手工版 技術(shù)強帖!!!秒殺技術(shù)宅! 心如明鏡
- 玩轉(zhuǎn)FPGA,賽靈思FPGA設(shè)計大賽活動細(xì)則,參賽必看 wangka
- 發(fā)布《精通LabVIEW虛擬一起程序設(shè)計》暨-【送書活動預(yù)告】 assingle
用戶評論
查看全部 條評論
查看全部 條評論>>